<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • 電子工程網

    標題: fpga做DDS信號源關于頻率分辨率的問題 [打印本頁]

    作者: lz1990    時間: 2012-4-21 22:59
    標題: fpga做DDS信號源關于頻率分辨率的問題
    小弟初學FPGA,現在要做一個DDS信號源。根據DDS的原理,頻率分辨率是fs的1/(2的N次方)。但是現在一般沒有一個fs是一個2的N次方Hz的頻率。我想做一個頻率分辨率是1Hz的信號源,以方便我的頻率控制字剛好直接對應輸出信號的頻率。我想知道該怎么做?

    之前有個思路是這樣,如果我的fs=6M,而2^23>6M,可以使用23位的相位累加器,然后加到6M歸零。但是這樣做的話,我在數據ROM查表的時候,就沒辦法直接使用相位累加器的高8位。所以現在很糾結~


    作者: hongsayang    時間: 2013-5-16 21:06
    good




    歡迎光臨 電子工程網 (http://www.portaltwn.com/) Powered by Discuz! X3.4
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷