<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    低導通電阻的30V表面貼裝功率晶體管(ST)

    發布時間:2009-4-5 18:30    發布者:admin
    關鍵詞: 電阻 , 功率晶體管 , 貼裝
    全新系列的30V表面貼裝功率晶體管,導通電阻僅為2毫歐(最大值),新產品可提高計算機、電信設備和網絡設備的能效。

    采用意法半導體最新的 STripFET VI DeepGATE制造工藝,單元密度提高,以有效芯片尺寸對比,新產品實現業內最佳的導通電阻RDS(ON),比上一代產品改進大約20個百分點,開關穩壓器和直流--直流轉換器內因此可以使用小尺寸的貼裝功率封裝。這項技術還得益于本身既有的低柵電荷量特性,這項優點讓設計人員可以使用高開關頻率,在產品設計中選用尺寸更小的無源器件,如電感電容。

    意法半導體新30V表面貼裝功率晶體管產品提供各種工業標準封裝,包括 SO-8、DPAK、5x6mm PowerFLAT、3.3 x 3.3mm PowerFLAT、PolarPAK、通孔IPAK和SOT23-6L,兼容現有的焊盤/引腳布局,同時還能提高能效和功率密度。這一特性使意法半導體的STripFET VI DeepGATE產品系列可以創造出最大的市場機遇。

    首批采用新工藝的產品包括 STL150N3LLH6和STD150N3LLH6兩款產品。STL150N3LLH6采用5x6mm PowerFLAT封裝,單位面積導通電阻 RDS(ON) 達到市場最低水平;STD150N3LLH6采用DPAK封裝,導通電阻 RDS(ON)為2.4毫歐。

    兩款產品的樣片都已上市,計劃2009年6月開始量產。
    本文地址:http://www.portaltwn.com/thread-2308-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • 利用模擬開發工具生態系統進行安全電路設計
    • 想要避免發生災難,就用MPLAB SiC電源仿真器!
    • Cortex-M4外設 —— TC&TCC結合事件系統&DMA優化任務培訓教程
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關在線工具

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷