<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x
    查看: 5634|回復: 0
    打印 上一主題 下一主題

    DSP5402最小系統中DSP/BIOS的debug下的MEM配置

    [復制鏈接]
    跳轉到指定樓層
    樓主
    發表于 2009-4-2 22:02:17 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
    關鍵詞: BIOS , debug , dsp , MEM , DSP5402
    在TI給出的例程中,在DSP5402最小系統(一般外擴SST39VF800A)中debug是跑不通的.
    因為中斷向量地址被安排在0xff80處,故應該將其移至0x0080處.
    這樣即可在RAM中調試,最終寫入SST39VF800A中.

    改寫如下(DSP/BIOS在DSP5402最小系統硬件環境下運行良好):
    /* MODULE MEM */
    -stack 0x100
    MEMORY {
       PAGE 1:   USERREGS:   origin = 0x60,          len = 0x1a
       PAGE 1:   BIOSREGS:   origin = 0x7c,          len = 0x4
       PAGE 1:   CSLREGS:    origin = 0x7a,          len = 0x2
       PAGE 0:   VECT:       origin = 0x80,          len = 0x80
       PAGE 1:   IDATA:      origin = 0x100,         len = 0x1700
       PAGE 0:   IPROG:      origin = 0x1800,        len = 0x2800
    }

    總之,VECT+IDATA+IPROG應該在0x0080~0x3fff之間.

    菜農HotPower@126.com 2008.5.22 0:58 于雁塔菜地
    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規則

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷