<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x
    查看: 7510|回復: 2
    打印 上一主題 下一主題

    [提問] xilinx spartan-6 FPGA輸入延時

    [復制鏈接]
    跳轉到指定樓層
    樓主
    發表于 2013-2-21 19:48:20 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
    關鍵詞: IODELAY2
    小弟使用xilinx spartan-6系列的FPGA芯片實現輸入信號的延時,調用IODELAY2時出現布線問題,代碼如下,望大神指點一二!

    module delay(rst,datain,dataout);
    input datain,rst;
    output dataout;
    wire dataout;
          IODELAY2 #(
            .COUNTER_WRAPAROUND("STAY_AT_LIMIT"),
            .DATA_RATE("SDR"),
            .DELAY_SRC("IO"),
            .IDELAY2_VALUE(0),
            .IDELAY_MODE("NORMAL"),
            .IDELAY_TYPE("FIXED"),
            .IDELAY_VALUE(200),
            .ODELAY_VALUE(0),
            .SERDES_MODE("NONE"),
            .SIM_TAPDELAY_VALUE(75)
            )
          IODELAY2_U1_inst(
            .BUSY(),
            .DATAOUT(dataout),
            .DATAOUT2(),
            .DOUT(),
            .TOUT(),
            .CAL(1'b0),
            .CE(1'b0),
            .CLK(),
            .IDATAIN(datain),
            .INC(1'b0),
            .IOCLK0(),
            .IOCLK1(),
            .ODATAIN(),
            .RST(rst),
            .T(1'b1)
          );

    endmodule

    沙發
    發表于 2013-6-22 17:28:36 | 只看該作者
    我也來湊個熱鬧,想學學IODELAY2這個東東。。
    板凳
    發表于 2013-7-9 13:04:56 | 只看該作者
    等待回答!學學。
    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規則

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷