<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    漫說接地原則

    發布時間:2016-1-26 11:55    發布者:designapp
    關鍵詞: 去耦電容 , 接地
    以前談到電源去耦,我警告過糟糕的去耦會增加放大器的失真。一位讀者問了一個有趣的問題,去耦電容的接地腳應該在哪里接地才能消除這個問題呢?

    這個問題升級到關于正確接地的技術。題目太大了,不過我也許能夠提供一些啟發性的例子。

    Figure 1是反向放大電路與同相放大電路及其雜散接地寄生電阻電感(用紅色標出)。節點A、B、C是理想地。但如果電流流過接地的寄生阻抗,這些節點將形成不同的電位。這些寄生的阻抗會使得對地失真電流影響到輸入信號。

    問題是“去耦電容的接地端應該連在哪里”。這是重點。從運放電源腳流進的電流(也流經去耦電容)會引起失真,因為電流只提供了半個正弦波。如果失真(或其他干擾)電流流過一個脆弱的地節點,它會增加放大器的失真(或其他誤差)。

    一個干擾或失真電流流進A節點直接影響了輸入信號的參考地,形成誤差。同樣地,對地電流注入節點B形成了一個輸入信號(在第一個電路中,加在反向輸入端上)。對地電流流過節點C直接形成一個輸出電壓的誤差。節點C也許不那么脆弱,因為誤差信號沒有經過放大器的放大。



    去耦電容應該連接在節點G上。因為即使在其對地電流的路徑上有額外的分布電阻,但在G上的電壓變化對關鍵節點的影響相同,所以不會注入新的誤差或失真。圖上的運放用單電源供電。運放的地連接(畫在三角形上方)也應該連在G上。一個雙電源運放電路會有另外對于負電源的去耦電容,同樣應該連在G上。

    有一個方案可以建立一個具有上述節點G接地特性的電路板。規則很簡單——輸入端的地到電阻R1的線路應該是一條干凈的路徑,中間沒有其他的連接以免影響此路徑上的電流(如Figure 2所示)。然后,這個輸入地的線路可以連接到一個能滿足要求的阻抗更低的地或地平面。如果這個電路有增益,輸出誤差就沒那么關鍵,但你依舊想要用一條單獨的線路來將地引到輸出端。



    輸入地不應該通過輸入連接器連接到設備的機箱上。因為這會給其他對地線產生干擾的噪聲(例如交流主要地電流)提供可乘之機,將噪聲注入到干凈的地線上。

    一個簡單的博文不能覆蓋到全部與接地有關的”藝術”。有時候它像魔法,歐姆定律永遠都起作用。

    關于對地電流的流向以及它們是如何影響電路的思考,總是一個好的開始。
    本文地址:http://www.portaltwn.com/thread-160379-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷