<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • 基于芯航線FPGA開發套件的串口示波器設計

    發布時間:2016-4-13 21:13    發布者:小梅哥
    關鍵詞: FPGA , SOPC , nios , 小梅哥 芯航線
    附件中所有例程均為芯航線為用戶編寫的精品例程,旨在通過例程給大家展示一個科學、層次化的設計方案,DEMO中的所有模塊均由小梅哥親自編寫并仿真測試通過,大家可以直接提取并用于自己的設計中。

       
    synsz_tft:        10路邏輯分析儀,用芯航線FPGA學習套件的4.3寸TFT屏顯示波形,可使用矩陣鍵盤、紅外遙控進行控制,可外接基于74HC595驅動的7段8位數碼管模塊(接在GPIO 0上)。


        synsz_vga:       10路邏輯分析儀,用芯航線FPGA學習套件的VGA數碼管PS2模塊上的VGA接口驅動VGA顯示器顯示波形,可使用矩陣鍵盤、紅外遙控進行控制,使用VGA數碼管PS2模塊上的7段8位數碼管模塊顯示控制信息。


    uart_scope:基于串口獵人的串口示波器
    本實驗中,涉及到的應用模塊和知識點如下所示
    • 串口收發模塊的設計和使用;
    • 串口收發模塊仿真模型的設計;
    • 串口簡單數據幀的解碼;
    • 串口幀轉Memory Mapped總線的設計;
    • Memory Mapped Slave模塊的設計;
    • 線性序列機設計思想的應用(ADC驅動);
    • 獨立按鍵消抖的分析與實現;
    • 直接數字頻率合成(DDS)的設計與實現;
    • 使能時鐘對系統間模塊協調工作的重要性;
    • 串口獵人的詳細使用;
    • 完整系統的仿真驗證設計;
    • 頭文件在設計中的運用;
    • Quartus II軟件中可定制化存儲器ROM的使用;


    系統架構



    代碼示例


    仿真波形


    串口獵人



        如有任何疑問,歡迎加入芯航線FPGA學習支持群(472607506)進行討論

    芯航線精品DEMO_V1.1.zip (1.1 MB)


    基于芯航線型FPGA開發套件的串口示波器.pdf (2.4 MB)








    本文地址:http://www.portaltwn.com/thread-165249-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
    • Dev Tool Bits——使用條件軟件斷點宏來節省時間和空間
    • Dev Tool Bits——使用DVRT協議查看項目中的數據
    • Dev Tool Bits——使用MPLAB® Data Visualizer進行功率監視
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷