<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x
    查看: 2598|回復: 0
    打印 上一主題 下一主題

    為什么大電容旁常常并聯小電容

    [復制鏈接]
    跳轉到指定樓層
    樓主
    發表于 2016-9-27 16:57:31 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
    在一些電路常常能看到在大電容旁邊并聯有小電容,這是為什么呢?
      因為大電容一般體積比較大,且通常使用多層卷繞的方式制作(例如電解電容),這就導致了大電容的分布電感比較大(也叫等效串聯電感,英文簡稱ESL)。電感對高頻信號的阻抗是很大的,所以,大電容的高頻性能都不好。
      而一些小容量電容則剛剛相反,由于容量小,因此體積可以做得很。ǹs短了引線,就減小了ESL,因為一段導線也可以看成是一個電感),而且常使用平板電容的結構,這樣小容量電容就有很小的ESL,這樣它就具有了很好的高頻性能,但由于容量小的緣故,對低頻信號的阻抗大。所以,如果我們為了讓低頻、高頻信號都可以很好的通過,就采用一個大電容再并上一個小電容的方式。
      在電源濾波電路中,一般采用大容量電解電容與小容量瓷片電容并聯,以實現對低頻和高頻都有較好的濾波效果。而在數字電路中,一般要給每個芯片的電源引腳上并聯一個0.1uF的電容到地(這電容叫做去耦電容,當然也可以理解為電源濾波電容。它越靠近芯片的位置越好),因為在這些地方的信號主要是高頻信號,使用較小的電容濾波就可以了。
    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規則

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷