電源完整性設計詳解
發布時間:2010-9-1 16:34
發布者:techieboy
作者:于爭 博士 2 0 0 9 年4 月1 0 日 目 錄 1 為什么要重視電源噪聲問題?.................................................................... - 1 - 2 電源系統噪聲余量分析................................................................................ - 1 - 3 電源噪聲是如何產生的?............................................................................ - 2 - 4 電容退耦的兩種解釋.................................................................................... - 3 - 4.1 從儲能的角度來說明電容退耦原理。.............................................. - 3 - 4.2 從阻抗的角度來理解退耦原理。...................................................... - 4 - 5 實際電容的特性............................................................................................ - 5 - 6 電容的安裝諧振頻率.................................................................................... - 8 - 7 局部去耦設計方法...................................................................................... - 10 - 8 電源系統的角度進行去耦設計.................................................................. - 12 - 8.1 著名的Target Impedance(目標阻抗).......................................... - 12 - 8.2 需要多大的電容量............................................................................ - 13 - 8.3 相同容值電容的并聯........................................................................ - 15 - 8.4 不同容值電容的并聯與反諧振(Anti-Resonance)...................... - 16 - 8.5 ESR 對反諧振(Anti-Resonance)的影響...................................... - 17 - 8.6 怎樣合理選擇電容組合.................................................................... - 18 - 8.7 電容的去耦半徑................................................................................ - 20 - 8.8 電容的安裝方法................................................................................ - 21 - 9 結束語.......................................................................................................... - 24 - ![]() |
網友評論