<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    ModelSim和QuestaSim功能簡介及應用

    發布時間:2010-10-17 11:39    發布者:techshare
    關鍵詞: modelsim , QuestaSim , 功能簡介
    ModelSim是工業界最優秀的語言仿真器,它提供最友好的調試環境,是作FPGA、ASIC設計的RTL級和門級電路仿真的首選。它支持PC和UNIX、LINUX平臺,是單一內核支持VHDLVerilog混合仿真的仿真器。它采用直接優化的編譯技術、Tcl/Tk技術、和單一內核仿真,編譯仿真速度業界最快,編譯的代碼與平臺無關,便于保護IP核,具有個性化的圖形界面和用戶接口,為用戶加快調試提供強有力的手段。全面支持VHDL和Verilog語言的IEEE 標準,以及IEEE VITAL 1076.4-95 標準,支持C語言功能調用, C的模型,基于SWIFT的SmartModel邏輯模型和硬件模型。

    ModelSim支持RTL仿真,門級仿真,時序仿真:



    主要特點:
    • 采用直接編譯結構,編譯仿真速度最快;
    • 單一內核無縫地進行VHDL和Verilog混合仿真;
    • 與機器和版本無關,便于數據移植和庫維護;
    • 與機器無關的編譯代碼編于保護和利用IP;
    • 簡單易用和豐富的圖形用戶界面,快速全面調試;
    • Tcl/Tk用戶可定制仿真器;
    • 完全支持VHDL/Verilog國際標準,完全支持Verilog 2001;
    • 支持眾多的ASIC和FPGA廠家庫;
    • 集成的Performance analyzer幫助分析性能瓶頸,加速仿真;
    • 靈活的執行模式,Debug模式可以進行高效的調試,效率模式大幅度提高仿真速度。
    • 加強的代碼覆蓋率功能Code coverage,能報告出statement 、branch、condition、
    • expression、toggle、fsm等多種覆蓋率情況,進一步提高了測試的完整性;
    • 同一波形窗口可以顯示多組波形,并且能進行多種模式的波形比較(Wave Compare);
    • 先進的Signal Spy功能,可以方便地訪問VHDL 或者 VHDL 和Verilog 混合設計中的下層模塊的信號,便于設計調試;
    • 支持加密IP;
    • 集成的 C調試器,支持 用C 語言完成測試平臺和模塊;支持64位的OS;

    ModelSim用戶界面:




    ModelSim設計流程:



    ModelSim coverage驗證:



    ModelSim Dataflow窗口:



    QuestaSim是第一個基于標準的單核驗證引擎,集成了一個HDL模擬器,一個約束求解器,一個判斷引擎,功能覆蓋,以及一個通用的用戶界面。

    主要特點:

    內建單內核仿真器支持SystemVerilog、verilog、VHDL、PSL以及SystemC。
    內建約束解釋器支持Constrained-random激勵生成,以實現Testbench-Automation;
    支持基于PSL,SystemVerilog語言斷言的功能驗證,支持業界最著名的0-in Checkware 斷言庫功能驗證集成化支持功能覆蓋率檢查與分析高性能的RTL和Gate-level仿真速度
    支持用SystemVerilog和SystemC實現高層次testbench設計與調試高性能集成化的混合語言調試環境加速對混合驗證語言;(SystemVerilog,SystemC,PSL,VHDL,Verilog)的交叉調試與分析基于標準的解決方案能支持所有的流程,便于保護驗證上的投資

    提供最高性價比的功能驗證解決方案



    Questa AFV提供真正的混合語言驗證

    Questa AFV是以混合語言流程 (mixed language flow) 為目標的單核心驗證解決方案,它同時支持SystemVerilog、VHDL、PSL和SystemC,使設計人員能夠選擇最合適的語言。

    除此之外,與SystemVerilog驗證能力的緊密連結,并將其用于受限隨機(constrainedrandom)測試平臺的產生以及功能覆蓋率的驗證也對VHDL使用者大有好處。

    QuestaSim用戶界面與ModelSim類似,命令也完全兼容。

    QuestaSim Coverage檢查:



    QuestaSim DPI Use Flow:

    本文地址:http://www.portaltwn.com/thread-32872-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    popboxing 發表于 2010-12-12 07:58:22
    henaho
    sunt8707 發表于 2011-8-11 10:09:18
    還可以,呵呵
    hassan857 發表于 2013-1-1 20:37:37
    Thnx.
    It was helpful
    yuazhang 發表于 2017-4-3 00:37:17
    上當啦
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Cortex-M4外設 —— TC&TCC結合事件系統&DMA優化任務培訓教程
    • 利用模擬開發工具生態系統進行安全電路設計
    • 更佳設計的解決方案——Microchip模擬開發生態系統
    • 想要避免發生災難,就用MPLAB SiC電源仿真器!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷