<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    智原科技推出世界最小存儲面積的40eHV與40LP SRAM編譯器

    發布時間:2017-3-31 10:05    發布者:eechina
    關鍵詞: 內存編譯 , SRAM
    ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporation, TWSE: 3035)發表基于聯電40eHV與40LP工藝的新一代內存編譯器(SRAM compiler)。該編譯器結合聯電最新的0.213um 2 存儲單元(bit cell)技術與智原科技的優化存儲器外圍電路設計,可自動輸出具有世界最小單元面積的存儲區塊,尤其在40eHV的工藝節點,可顯 著 地為行動裝置顯示器驅動芯片(MDDI)相關應用降低成本。

    聯電推出40eHV與40LP工藝最小的0.213um2儲存單元后,智原立即率先推出相對應的SRAM編譯器。相較于原先的0.242um2版本,新推出的編譯器在各種不同存儲大小與結構配置條件下,可縮小存儲面積比例達15%~30%。而透過智原優化的存儲器外圍電路,可在不影響性能的情況下進一步縮小面積、降低功耗;相較于某些使用相同0.213 um 2 儲存單元的客制化存儲器,智原的方案可減少面積的比例約20%,為Full HD與WQHD顯示器驅動芯片等講究SRAM IP面積的應用提供關鍵性的競爭優勢。

    智原科技總經理王國雍表示: “ 40納米將是生命周期很長的工藝,而聯電的40納米工藝無論在IP、成本、良率與產能上都相當具有競爭力。智原將持續強化40納米的IP解決方案,相信這個0.213um 2 的內存編譯器將可為客戶帶來立即而明顯的效益。 ”
    本文地址:http://www.portaltwn.com/thread-359135-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷