<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    基于SOPC技術的內存映射型LCD控制器設計研究

    發布時間:2010-11-21 20:27    發布者:conniede
    關鍵詞: LCD , SoPC , 內存映射
    1 引 言

    LCD以其低工作電壓、低功耗、顯示效果好、易集成和輕巧便攜等特點率先進入平板顯示市場并不斷拓寬其應用領域。隨著數字化作戰模式的發展,LCD必將越來越多地被應用于各種機載、艦載、裝甲車輛等軍用裝備。而常用的雙口RAM、乒乓操作等類型顯示控制器在成本、速度或靈活性方面存在一些不足。本文提出并沒計了一種基于SOPC技術的內存映射型LCD控制器,設計了系統實驗平臺,最后對該控制器的穩定性、實用性進行了驗證。實驗結果表明,該控制器具有成本低、實用性強、靈活性強等優點,并可推廣到LED、CRT等類型屏幕的驅動控制。

    2 內存映射型LCD控制器的結構及優點

    傳統的LCD控制器可分為雙口RAM型、“乒乓”切換控制型、消隱寫操作型等類型,這些控制器雖思路、設計簡單,能較好地解決讀寫沖突,但都只能應用于某些特定環境下的設計開發,系統的可擴展性、靈活性較差。而內存映射型控制器系統性能穩定、擴展性強、成本低、讀寫速度快,是目前控制器設計的較好解決方案。

    2.1 內存映射型LCD控制器的結構

    內存映射型控制器不用獨立的存儲器做顯存,而是在內存中動態地開辟一塊空間作為顯存,故稱之為內存映射型控制器,其結構如圖1所示。


    內存映射型控制器工作時,顯存里的數據不是通過簡單接口,而是通過總線傳到時序發生器。由于對顯存的讀寫通過總線進行自動協調,從而有效地避免了讀寫沖突的發生。通常,總線通過一個數據緩存區與時序發生器連接。

    2.2 內存映射型LCD控制器的優點

    內存映射型控制器用一小塊雙口存儲器做緩存,保證了顯示數據傳輸的流暢性;顯存定義在SDRAM/SRAM內存中,取代了獨立顯存從而降低了系統成本;使用中只需修改時序發生器,就可以驅動各種參數的顯示器;同時,通過總線協調顯存的讀寫操作,有效的避免了顯存讀寫沖突問題。表1從4個方面對內存映射型控制器與其他3種常見控制器類型進行了比較。


    3 基于SOPC技術的內存映射型LCD控制器設計

    3.1 內存映射型LCD控制器的總體結構

    該控制器由寄存器模塊、DMA模塊、數據緩存模塊、時序發生器4部分組成,采用VHDL語言編寫。如圖2所示?刂破鲀炔慷x了2個總線外設,其中,寄存器模塊為總線從端口設備,DMA模塊為總線主端口設備。

      
    3.2 寄存器模塊(register_bank)

    該模塊為Avalon總線從端口設備,可以通過NiosⅡ Processor設置和讀取顯存起始地址、顯示大小、顯示顏色位數及相關控制參數。

    寄存器模塊中共定義了4個寄存器;顯存起始地址寄存器、顯示參數寄存器、控制寄存器和狀態寄存器。各寄存器的讀寫控制、定義及功能描述如表2所示。


    其中,顯示參數寄存器(size)中“色數”標志位,值為1表示8位顏色顯示,值為0表示16位顏色顯示。狀態寄存器(status)大小為兩位,可與控制寄存器中的中斷位(Interrupt)配合使用,為保留位?刂破骷拇嫫鞯亩x如表3所示。


    3.3 數據緩存模塊(line_buffer)

    該模塊設計采用了雙口RAM,由MegaWizard Plug-In Manager生成,其存儲空間約為一行數據所占的空間,用于暫存顯示數據。由于DMA不是直接將顯存中的數據傳給時序發生器,而在中間使用了雙口RAM做數據緩存,這樣DMA和時序發生器的讀、寫時序不必嚴格對應,簡化了結構設計。同時,用于16位彩色顯示時,可通過數據緩存模塊將總線32位的數據輸入變為16位的數據輸出給時序發生器;而在8位彩色顯示時,可通過數據緩存模塊將32位輸入變為8位輸出,實現了數據位數的轉化,方便的時序發生器內部的數據操作。

    3.4 DMA模塊(image_dma)

    該模塊為Avalon總線主端口設備,它負責向Avalon總線提供有效的地址、數據和寫請求信號,并在時鐘上升沿發起總線傳輸,讀取顯存中的數據;同時,DMA模塊產生寫數據緩存的地址和數據,將顯示數據正確地從顯存傳送到數據緩存。DMA模塊為三狀態的狀態機,包括空閑狀態、傳輸狀態、等待狀態,各狀態機邏輯關系如圖3所示。


    3.5 時序發生器(LCD_driver)

    時序發生器模塊主要有4個主要功能:

    (1)產生驅動LCD的行掃描信號(hsync)、列掃描信號(vsync)、數據使能信號(blank_n);

    (2)產生讀雙口R_AM緩存的地址信號;

    (3)產生行、場消隱信號,控制DMA模塊啟動、停止數據傳輸;

    (4)將顯示數據RGB按正確的時序、指定模式輸出。

    常用的16位彩色顯示可分為555、565(即RGB信號分量所占位數)兩種顯示模式,控制器通過判斷控制寄存器中的模式設置位將RGB信號以不同的格式輸出。


    3.6 實驗平臺的設計及內存映射型LCD控制器的驗證

    為驗證該控制器,本文設計了以CycloneⅡ系列EP2C8Q208C8為主芯片的SOPC評估電路板。實驗平臺的TFT-LCD選用SAMSUNG公司的LTA104S1-L01,該LCD大小為10.4英寸、分辨率為800×600,可實現16位真彩色顯示。由于LTA104S1-L01接口為LVDS,本文設計了以DS90CF363為主芯片外接的接口板,以實現RGB到LVDS信號的轉換實驗結果說明,本控制器能有效地解決顯存讀寫問題,設計完全符合預期要求。實驗平臺及顯示效果如圖4所示。

      
    4  結束語

    本文設計的內存映射型LCD控制器,能有效地解決顯存讀寫沖突。同時與文獻中的控制器相比,由于使用自定義的DMA代替了原有的DMA IP Core,數據的傳輸不必由CPU產生中斷發起,而完全由控制器發起,從而減輕CPU的運行負擔。同時,該設計還具有占用邏輯單元少、適用范圍廣、靈活性強、實用性強、擴展性強等特點,可用于多種分辨率LCD的顯示控制,具有一定的實用價值。
    本文地址:http://www.portaltwn.com/thread-40800-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷