<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    C6000 DSP硬件培訓

    發布時間:2009-11-17 11:14    發布者:stst158
    關鍵詞: dsp , 培訓 , 硬件
    熱線:021-51875830 62450161 0755-61280252
    傳真:021-62450161
    業務手機:15921673576
    詳情請訪問網站:http://www.51qianru.cn

    課程目標
            C6000 DSP硬件培訓課程主要培養學生對DSP體系結構的理解,掌握基于C6000的DSP芯片及高速板級高速電路硬件開發技術,能夠開發自己的DSP系統。

        培養對象
            DSP系統的硬件開發工程師,電子類專業的大學生和研究生。

        入學要求
            學員學習本課程應具備下列基礎知識:
            ◆了解數字信號處理原理;
            ◆有硬件電路設計基礎;
            ◆有匯編語言和C語言基礎。

        費用和課時
            ◆課時:10天,80個學時
            ◆團體報名優惠措施:兩人95折優惠,三人或三人以上9折優惠
            ◆上課地點:華東師范大學/銀城大廈
            ◆外地學員:代理安排食宿(需提前預定)
        上課時間和地點
                 上課地點:華東師范大學/銀城大廈(上海市,地鐵3號線或4號線金沙江路站旁)                                                                                       
                 上課地點:地址:深圳市羅湖區桂園路2號電影大廈A座2205
                          (地鐵一號線大劇院站D出口旁,桂園路和解放路交叉口,近地王大廈)
        熱線:0755-61280252 25912501
         傳真:0755-25912501
          郵編:518001
         信箱:qianru2@hotmail.com
           客服QQ:812773398
                 最近開班有周末班/連續班/晚班
        班級規模及環境
            為了保證培訓效果,增加互動環節,我們堅持小班授課,每期報名人數限5人,多余人員安排到下一期進行。人手一機,全程實踐。

        質量保障
            1、培訓過程中,如有部分內容理解不透或消化不好,可免費在下期培訓班中重聽;
            2、培訓結束后免費提供一個月的技術支持,充分保證培訓后出效果;
            3、培訓合格學員可享受免費推薦就業機會。

        課程進度安排
    課程大綱 課程內容
    第一階段

    第1部分 DSP最小系統設計
           1.1 最小系統組成
          1.2 程序 ROM
          1.3 電源
          1.4 時鐘
          1.5 復位電路
          1.6 JTAG

    第2部分 C6000的體系結構
           2.1 C 6000 CPU 的結構
          2.2 C 6000 基本指令系統
          2.3 C 6000 存儲器映射
          2.4 C 6000 外設概述

    第3部分 C6000的外設
             3.1 EDMA
            3.2 中斷系統
            3.1 EMIF
            3.2 McBSP
            3.3 bootloader  
    實驗課: 用硬件設計軟件PADS軟件畫C6000系統最小系統原理圖
           1 ) 熟系 PADS 軟件原理圖工具
          2 ) 理解 C6000 最小系統組成原理
          3 ) 學習畫原理圖

    第二階段

    第4部分 高速電路設計理論基礎
           4.1 高速電路簡介
          4.2 傳輸線理論
          4.3 反射及端接技術
          4.4 串擾及其改善
          4.5 地彈及其改善

    第5部分 電路板設計流程
           5.1 電路板設計流程的演變
          5.2 用 PADS 軟件設計電路板的流程
          5.3 信號仿真

    實驗課:用PADS軟件畫C6000最小系統的PCB
           1 ) 熟系 PADS 軟件 PCB 工具
          2 ) 學習畫 PCB
          3 )學習仿真
          4 ) 學習仿真
    本文地址:http://www.portaltwn.com/thread-5442-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • 利用模擬開發工具生態系統進行安全電路設計
    • 我們是Microchip
    • 你仿真過嗎?使用免費的MPLAB Mindi模擬仿真器降低設計風險
    • Cortex-M4外設 —— TC&TCC結合事件系統&DMA優化任務培訓教程
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷