<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    新思科技針對400G超大規模數據中心推出高性能Ethernet IP

    發布時間:2018-8-14 14:59    發布者:eechina
    關鍵詞: 數據中心 , DesignWare
    DesignWare 56G Ethernet PHY滿足下一代葉脊網絡架構傳輸和性能要求

    新思科技(Synopsys, Inc.)宣布,推出最新DesignWare 56G Ethernet PHY IP,支持新興400千兆/秒 (Gbps) 超大規模數據中心片上系統 (SoC)。先進的56G Ethernet PHY架構結合新思科技經硅驗證的數據轉換器,以及可配置發射器和基于數字信號處理器 (DSP) 的接收器,為目標應用實現最佳功效比。為滿足葉脊架構帶寬要求,PHY支持10G到400G Ethernet單鏈路和聚合鏈路速率,同時滿足PAM-4和NRZ信號標準。此外,PHY性能超過了OIF和IEEE芯片到芯片、背板和銅/光纜接口標準性能要求。新思科技56G Ethernet PHY、數字控制器、驗證IP與源代碼測試套件相結合,為設計師開發網絡數據中心系統提供完整的Ethernet IP解決方案。


    56G Ethernet PHY 眼圖

    為提高時序恢復和防時鐘抖動性能,56G Ethernet PHY接收器采用多回路時鐘數據恢復電路以及全功能DSP。獨特的PAM-4發射器架構支持精確前饋均衡,滿足信道性能要求。56G Ethernet PHY可擴展架構為需要112G連接的下一代800G Ethernet應用奠定了基礎。

    新思科技解決方案集團產品市場副總裁John Koeter表示:“數據中心所需帶寬不斷提高增加了網絡基礎設施的工作負荷。新思科技DesignWare 56G Ethernet IP使設計師能夠滿足400G超大規模數據中心SoC高性能Ethernet連接要求,同時降低風險!

    供貨情況及其他信息資源

    采用16nm和7nm FinFET 工藝技術的 DesignWare 56G Ethernet PHY 硅設計套件將分別于2018年第3季度和2018年第4季度上市。

    欲了解更多信息,請訪問DesignWare 56G Ethernet PHY IP、DesignWare Ethernet IP Solutions和VC Verification IP for Ethernet網頁。
    本文地址:http://www.portaltwn.com/thread-545776-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷