<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    印刷線路板如何降低噪聲與電磁干擾?

    發布時間:2019-1-25 10:33    發布者:隨和的雛菊
    關鍵詞: 應刷 , 電路板 , 降低 , 噪聲 , 干擾
      噪聲和電磁是印刷線路板中常見的兩個問題,如何降低噪聲、減小電磁干擾經常困擾著PCB工程師,現在就和大家簡單分享一下如何解決。 中國IC交易網
      (1)能用低速芯片就不用高速的,高速芯片用在關鍵地方。
      (2)可用串一個電阻的辦法,降低控制電路上下沿跳變速率。
      (3)I/O驅動電路盡量靠近印刷線路板邊,讓其盡快離開應刷電路板。對進入印刷線路板的信號要加濾波,從高噪聲區來的信號也要加濾波,同時用串終端電阻的辦法,減小信號反射。
      (4)MCD無用端要接高,或接地,或定義成輸出端,集成電路上該接電源地的端都要接,不要懸空。
      (5)閑置不用的門電路輸入端不要懸空,閑置不用的運放正輸入端接地,負輸入端接輸出端。
      (6)印刷線路板盡量使用45折線而不用90折線布線以減小高頻信號對外的發射與耦合。
      (7)印刷線路板按頻率和電流開關特性分區,噪聲元件與非噪聲元件要距離再遠一些。
      (8)單面板和雙面板用單點接電源和單點接地、電源線、地線盡量粗,經濟是能承受的話用多層板以減小電源,地的容生電感。
      (9)元件引腳盡量短,去耦電容引腳盡量短。
      (10)關鍵的線要盡量粗,并在兩邊加上保護地,高速線要短要直。
      (11)對噪聲敏感的線不要與大電流,高速開關線平行。
      (12)弱信號電路,低頻電路周圍不要形成電流環路。
      (13)任何信號都不要形成環路,如不可避免,讓環路區盡量小。
      (14)每個集成電路一個去耦電容,每個電解電容邊上都要加一個小的高頻旁路電容。

    本文地址:http://www.portaltwn.com/thread-560059-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷