<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • MathWorks 通過 Universal Verification Methodology (UVM) 支持加快 FPGA 和 ASIC 驗證速度

    發布時間:2020-3-2 22:45    發布者:eechina
    關鍵詞: HDL , Verifier , Simulink , UVM , 驗證
    HDL Verifier 從 Simulink 自動生成 UVM 組件和測試平臺

    MathWorks 今天宣布,HDL Verifier 從現已上市的 Release 2019b 開始提供對 Universal Verification Methodology (UVM) 的支持。HDL Verifier 能夠讓開發 FPGA 和 ASIC 設計的設計驗證工程師直接從 Simulink 模型生成 UVM 組件和測試平臺,并在支持 UVM 的仿真器(比如來自 Synopsys、CadenceMentor 的仿真器)中使用這些組件和測試平臺。

    Wilson Research Group 的一項最近研究發現,48% 的 FPGA 設計項目和 71% 的 ASIC 設計項目依賴 UVM 進行設計驗證。通常,算法開發人員和系統架構師在 MATLAB 和 Simulink 中開發新算法內容。然后,設計驗證(DV)工程師在為 RTL 測試平臺手工編寫代碼時使用 MATLAB 和 Simulink 模型作為參考,這一過程極其耗時,F在借助 HDL Verifier,DV 工程師可以從已經在 Simulink 中開發的系統級模型自動生成 UVM 組件,如序列或記分板。在為諸如無線通信、嵌入式視覺和控制等應用中使用的 ASIC 和 FPGA 設計而開發測試平臺時,此方法可以減少驗證工程師所花費的時間。

    “借助 Simulink,我們在手工編寫生產 UVM 測試平臺、測試序列和記分板上花費的時間可以減少大約 50%,從而有更多時間專注于突破性創新應用!Allegro MicroSystems 的 ASIC 開發經理 Khalid Chishti 說,“我們針對汽車應用設計的 ASIC 依賴 UVM 進行生產驗證,為這些設備開發算法曾是一項繁瑣的任務,而 MATLAB 和 Simulink 對此進行了簡化!

    HDL Verifier 增添了一些新功能,例如,從 MATLAB 和 Simulink 中生成 UVM 組件、SystemVerilog 斷言和 SystemVerilog DPI 組件,現在可向負責 ASIC 和 FPGA 生產驗證的設計驗證團隊提供更多擴展性支持。這些設計驗證團隊原本通過在 SystemVerilog 中手工編寫代碼,進而在 HDL 仿真器中開發嚴格測試平臺,現在,他們能夠從現有 MATLAB 和 Simulink 模型直接生成驗證組件,并重用這些模型加快創建生產驗證環境的速度。

    “根據 Wilson Research 和 Mentor Graphics 的 2018 年功能驗證研究,DV 工程師在開發測試平臺中花費在 ASIC 和 FPGA 項目上的時間,大約占他們工作時間的五分之一!盡athWorks 首席 HDL 產品營銷經理 Eric Cigan 說,“HDL Verifier 能夠從現有 MATLAB 和 Simulink 模型生成 UVM 和 SystemVerilog DPI 組件,不僅可以提高 DV 工程師的生產效率,而且會增進系統架構師、硬件設計師與 DV 工程師之間的合作!

    HDL Verifier R2019b 現已在全球上市。要了解更多信息,請訪問 mathworks.com/verify。


    圖示:HDL Verifier從Simulink模型生成UVM組件© MathWorks

    本文地址:http://www.portaltwn.com/thread-578286-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
    • Dev Tool Bits——使用條件軟件斷點宏來節省時間和空間
    • Dev Tool Bits——使用DVRT協議查看項目中的數據
    • Dev Tool Bits——使用MPLAB® Data Visualizer進行功率監視
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷