<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    MS1023/MS1224并串轉換器 解串器 100Mbps 至 800Mbps 串行 LVDS 數據有效負載帶寬

    發布時間:2020-8-17 11:58    發布者:soundbaraudio
    關鍵詞: ms1023 , MS1224 , MS2201 , MS913
    10MHz 至 80MHz,10:1 LVDS 并串轉換器(串化器)/串并轉換器(解串器)
    特征:技術151 1247 6010 莫生
    100Mbps 至 800Mbps 串行 LVDS 數據有效負載帶寬在 10MHz 至 80MHz 的系統時鐘之間
    芯片功耗在 80MHz 輸入時,小于 550mW(典型值)
    使用同步模式可快速鎖定時鐘
    鎖定指示器
    不需要外部單元提供 PLL
    28 引腳 SSOP 封裝
    滿足工業級溫度要求,溫度范圍-40℃—85℃
    時鐘可編程邊沿觸發
    流向行引腳排序,易于 PCB 版圖布局
    應用:
    無線基站
    底板互連(Backplane Interconnect)
    數字用戶線接入復用器(DSLAM)
    描述:
    MS1023 串化器和 MS1224 解串器由一對 10bits 并串/串并轉換芯片,用于 LVDS 差分底板上傳輸和
    接收 10MHz 至 80MHz 的并行字速率的串行數據。加載起始停止位后,轉換為一個串行數據速率在
    120Mbps 至 960Mbps 負載編碼的輸出。
    上電時,這一對芯片可通過一個內部產生的 SYNC 樣本信號同步模式或者解串器可同步到隨機數據
    來初始化。通過使用同步模式,解串器可在特定的、更短的時間參數內建立鎖定。
    當沒有數據傳輸要求,設備可被設定并進入到掉電模式。另外,一種模式可以通過設置輸出腳為高
    阻態以避免 PLL 失鎖。
    MS1023 和 MS1224 具有工作周圍空氣溫度范圍為-40℃至 85℃的特征  

    MS1023串化15112476010莫先生.pdf (782 KB)
    本文地址:http://www.portaltwn.com/thread-599906-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • 更佳設計的解決方案——Microchip模擬開發生態系統
    • 想要避免發生災難,就用MPLAB SiC電源仿真器!
    • 利用模擬開發工具生態系統進行安全電路設計
    • 我們是Microchip
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷