<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    瑞薩電子采用Andes RISC-V 32位CPU內核開發其首款RISC-V架構ASSP產品

    發布時間:2020-10-10 12:59    發布者:eechina
    關鍵詞: RISC-V , AndesCore , Andes
    瑞薩電子集團(TSE:6723)今日宣布,與RISC-V架構嵌入式CPU內核及相關SoC開發環境的領先供應商——Andes Technology啟動技術IP合作。瑞薩選擇AndesCore 32位RISC-V CPU內核IP,應用于其全新的專用標準產品中,并將于2021年下半年開始為客戶提供樣片。



    Andes Technology公司總裁Frankwell Lin表示:“瑞薩作為頂級MCU供應商,已將Andes RISC-V內核設計到其預編程的專用標準產品中,對此我們感到十分榮幸。瑞薩和Andes有著相同的愿景——迎接RISC-V成為片上系統芯片(SoC)主流CPU指令集體系結構(ISA)的時代。雙方的合作不僅是Andes的里程碑,更標志著開源RISC-V ISA即將成為主流計算引擎。瑞薩的客戶亦將受益于面向21世紀計算需求而構建的現代ISA!

    瑞薩電子執行副總裁、物聯網及基礎設施事業本部總經理Sailesh Chittipeddi表示:“Andes RISC-V核心IP提供的可擴展性能范圍、可選安全功能和定制選項,使瑞薩能夠為未來針對特定應用的標準產品提供創新解決方案。幫助為現有或新興應用尋找經濟高效替代途徑的客戶,從更短的上市時間和更低的開發成本中獲益!

    瑞薩基于RISC-V核心架構的預編程ASSP器件,結合專用的用戶界面工具來設置應用的可編程參數,將為客戶構建完整且優化的解決方案。此功能消除了RISC-V開發初期及軟件投資相關的壁壘。此外,瑞薩廣泛的區域合作伙伴擁有豐富的專業知識,將為客戶提供前沿、專注的技術支持。

    本文地址:http://www.portaltwn.com/thread-605014-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷