<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    采樣保持放大器AD9101的基本連接電路

    發布時間:2011-4-18 10:54    發布者:circuit_share
    關鍵詞: AD9101 , 采樣保持放大器 , 基本連接電路




    如圖所示為AD9101的基本連接電路。AD9101內置有保持電容CHOLD,采樣保持控制由CLOCK、CLOCK非完成。按基本連接圖的接法,RTN接地則保持放大器增益為4。時鐘輸入“CLOCK輸入”加到模擬器件公司的超快比較器AD96685BR的同相輸入端,Q、Q非輸出后送到AD9100的CLK和CLK非(10、11腳),作為采樣保持控制信號。圖中未標注的電容器均取0.01μF;選擇R1時應以負載電容為準,即考慮短路時負載電容低于6pF的情況發生。
    本文地址:http://www.portaltwn.com/thread-62628-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷