搜索
熱門關鍵詞:
S3C2410
振蕩器
無線充電
三極管
DAC
手機版
官方微博
微信公眾號
登錄
|
免費注冊
首頁
新聞
新品
文章
下載
電路
問答
視頻
職場
雜談
會展
工具
博客
論壇
在線研討會
技術頻道:
單片機/處理器
FPGA
軟件/編程
電源技術
模擬電子
PCB設計
測試測量
MEMS
系統設計
無源/分立器件
音頻/視頻/顯示
應用頻道:
消費電子
工業/測控
汽車電子
通信/網絡
醫療電子
機器人
x
x
當前位置:
EEChina首頁
›
論壇
›
FPGA/CPLD
返回列表
查看:
4820
|
回復:
3
[提問]
xilinx MCB設計求助
[復制鏈接]
mmwlb
mmwlb
當前離線
積分
946
電梯直達
樓主
發表于 2011-4-18 16:07:08
|
只看該作者
|
倒序瀏覽
|
閱讀模式
貿澤電子有獎問答視頻,回答正確發放10元微信紅包
新手問題,
用xilinx的MCB設計一個LPDDR,IP核是可以用它的工具生成了,但是我怎么使用它。
比如說,我需要從LPDDR接口讀出的某個地址里面的數據,如何操作?
我的做法是,直接新建一個模塊,例化.XCO文件,然后做一個test bench,按照時序要求給他信號,像c3_p0_cmd_en、c3_p0_wr_en等等,
都是按照UG388上給的,
仿真
后,沒有從LPDDR接口那邊看到正確的輸出,calib_done信號也沒有被拉高。
我看在他的use design里面的Test Bench文件里面,有例化了“lpddr_model_c3.v”這個模塊,這個模塊應該是只在仿真的時候用到的,不知道這個模塊是什么作用。我有把這個例化去掉,calib_done信號就不會被拉高,
收藏
0
頂
0
踩
0
回復
舉報
mmwlb
mmwlb
當前離線
積分
946
沙發
樓主
|
發表于 2011-4-19 14:19:11
|
只看該作者
咋都米人會呢,高手呢
回復
支持
反對
舉報
lelee007
lelee007
當前離線
積分
29300
板凳
發表于 2011-4-20 12:47:23
|
只看該作者
lpddr_model_c3.v
這個module是模擬內存顆粒的啦,工程有XCO了就可以用verilog例化使用了
哈哈,多看下手冊吧,xilinx的文檔還是比較全的,不過也有點太多啦,前段時間搞了下DDR3的,SP605板載的,lpddr沒研究過,中間估計有些細節問題跟SP605板載DDR不完全一樣
回復
支持
反對
舉報
xwd_bp
xwd_bp
當前離線
積分
1155
地板
發表于 2011-4-20 15:06:45
|
只看該作者
手冊上應該有吧。
回復
支持
反對
舉報
返回列表
高級模式
B
Color
Image
Link
Quote
Code
Smilies
您需要登錄后才可以回帖
登錄
|
立即注冊
本版積分規則
發表回復
回帖后跳轉到最后一頁
關于我們
-
服務條款
-
使用指南
-
站點地圖
-
友情鏈接
-
聯系我們
電子工程網
© 版權所有
京ICP備16069177號
| 京公網安備11010502021702
快速回復
返回頂部
返回列表
精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷