<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x
    查看: 4820|回復: 3
    打印 上一主題 下一主題

    [提問] xilinx MCB設計求助

    [復制鏈接]
    跳轉到指定樓層
    樓主
    發表于 2011-4-18 16:07:08 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
    新手問題,
    用xilinx的MCB設計一個LPDDR,IP核是可以用它的工具生成了,但是我怎么使用它。
    比如說,我需要從LPDDR接口讀出的某個地址里面的數據,如何操作?

    我的做法是,直接新建一個模塊,例化.XCO文件,然后做一個test bench,按照時序要求給他信號,像c3_p0_cmd_en、c3_p0_wr_en等等,
    都是按照UG388上給的,仿真后,沒有從LPDDR接口那邊看到正確的輸出,calib_done信號也沒有被拉高。

    我看在他的use design里面的Test Bench文件里面,有例化了“lpddr_model_c3.v”這個模塊,這個模塊應該是只在仿真的時候用到的,不知道這個模塊是什么作用。我有把這個例化去掉,calib_done信號就不會被拉高,
    沙發
     樓主| 發表于 2011-4-19 14:19:11 | 只看該作者
    咋都米人會呢,高手呢
    板凳
    發表于 2011-4-20 12:47:23 | 只看該作者
    lpddr_model_c3.v

    這個module是模擬內存顆粒的啦,工程有XCO了就可以用verilog例化使用了

    哈哈,多看下手冊吧,xilinx的文檔還是比較全的,不過也有點太多啦,前段時間搞了下DDR3的,SP605板載的,lpddr沒研究過,中間估計有些細節問題跟SP605板載DDR不完全一樣
    地板
    發表于 2011-4-20 15:06:45 | 只看該作者
    手冊上應該有吧。
    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規則

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷