<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    新思科技推出突破性ECO解決方案PrimeClosure,助力設計效率提升10倍

    發布時間:2022-10-14 18:12    發布者:eechina
    關鍵詞: 簽核 , 收斂 , PrimeECO , Tweaker , PrimeClosure
    為基于先進工藝的HPC、AI、汽車和移動芯片設計提供更快的設計收斂路徑

    新思科技(Synopsys, Inc.)宣布推出突破性的黃金簽核ECO解決方案,旨在解決工程設計收斂時間過長的問題,從而提高先進電子設計效率,實現更佳功耗、性能和面積(PPA)目標。新思科技PrimeClosure解決方案將行業領先的ECO簽核解決方案——新思科技PrimeECO和新思科技Tweaker ECO——與多種突破性的創新技術相結合,實現更快的ECO收斂時間,同時兼顧高容量和PrimeTime®黃金簽核精度。與傳統的ECO流程相比,早期客戶采用PrimeClosure解決方案實現了時序提高45%、功耗降低10%、ECO迭代次數減少50%、設計效率提升10倍。

    Socionext全球開發事業群后端開發部總經理Kenta Sokawa表示:“我們專注于汽車、數據中心、網絡和智能設備等領域的大型先進節點設計,因此ECO的快速周轉時間對于我們實現業務成功至關重要。新思科技PrimeClosure解決方案將我們的周轉時間加快了5倍以上,使用的機器內存減少了3倍,所需的機器資源減少了5倍。這些初步成果令人振奮,我們希望與新思科技開展進一步合作,攜手突破傳統的ECO挑戰,將大型設計項目的設計收斂效率提升10倍以上!

    新思科技PrimeClosure解決方案已可供早期客戶使用,預計將于2022年12月全面上市。點擊鏈接,即可查看更多信息:https://www.synopsys.com/impleme ... f/primeclosure.html。

    加速設計收斂

    數據中心、便攜設備、汽車電子、人工智能和物聯網等應用領域都對PPA提出了更高的要求。先進工藝節點的發展產生了新物理規則和影響PPA的新效應。深亞微米設計的規模和復雜性都非常巨大,因此為修復問題而進行的每一次分析和ECO優化都需要更長時間,并消耗更多的計算資源。處理大量違例并推進收斂以將其減少至零,是ECO的一個重要挑戰。

    新思科技PrimeClosure解決方案具備創新的針對性優化功能,能夠極大地改善PPA、時序、時鐘網絡、壓降、變異性和老化等設計指標。該解決方案與新思科技Fusion Compiler RTL-to-GDSII解決方案、新思科技PrimeTime靜態時序分析解決方案緊密集成,能夠實現黃金簽核精度,從而提供完整流程以加快大型設計項目的設計收斂和上市時間。

    借助其創新的千兆芯片層次化設計技術,新思科技PrimeClosure解決方案能以相對較少機器數量,針對具有十億級規模標準單元和數百種分析場景的設計進行無縫擴展,從而實現業界領先的快速設計周轉時間。它的優化剪枝技術可以有效篩選數以千計的場景和數以百計的層次化模塊,減少需要優化的數據集數量,最終使設計周轉時間加速超過40%,減少高達60%的內存消耗。

    優化“最后一英里”先進芯片設計收斂

    “最后一英里”的設計優化對于實現最佳PPA至關重要。對此,新思科技PrimeClosure解決方案可以直接使用業界領先的新思科技數字設計系列產品(Digital Design Family)中逐步啟用且不斷增加的布局、布線、參數提取、物理驗證、等效檢查和簽核技術。此外,新思科技PrimeClosure解決方案集成了Ansys RedHawk-SC數字電源完整性簽核解決方案,實現了突破性的自動化后期黃金簽核時序ECO解決方案,可準確計算和修復高達50%的后期動態壓降違例,并在不影響芯片時序的情況下極大程度地提高能效比。這種單一環境的設計收斂套件可以確保每一項變更都得到充分實現和驗證,并為布局、布線和時序協同優化創造新機會,從而實現傳統設計收斂流程無法達到的PPA優化效果。

    新思科技數字設計事業部工程高級副總裁Jacob Avidan表示:“提高超收斂設計效率需要能夠在巨大設計空間中快速且有效地優化 PPA 目標的創新解決方案。新思科技PrimeClosure產品為業界提供了一個突破性的黃金簽核ECO解決方案,使開發者能夠自信地找到設計收斂的最快路徑,因此公司能夠在更短的時間內完成更多的工作!

    本文地址:http://www.portaltwn.com/thread-803161-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • 想要避免發生災難,就用MPLAB SiC電源仿真器!
    • 利用模擬開發工具生態系統進行安全電路設計
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 更佳設計的解決方案——Microchip模擬開發生態系統
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷