<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • 基于Zynq-7000高速數據采集解決方案 —米爾MYD-C7Z010/20-V2開發板

    發布時間:2022-10-21 16:57    發布者:eechina
    關鍵詞: Zynq-7000 , MYC-C7Z010 , 數據采集
    近年來,科技日新月異,隨著機器視覺、人工智能的迅速發展,相關行業對數據采集系統的性能要求更加苛刻,要求能夠同時采樣的通道更多,采樣的精度和速度要求更高。在雷達,航天,視頻傳輸,工業控制等領域,采樣率、分辨率、傳輸速率成為評價超高速數據采集系統的最重要技術指標,所以芯片的選擇就變得尤為重要,既需要具備高精度、高采樣速率等模塊,又需要可以嵌入操作便捷、用戶體驗更友好的操作系統,實現良好的人機交互功能。


    Zynq-7000是Xilinx推出的一款全可編程片上系統(All Programmable SoC)。該芯片集成了ARM Cortex A9雙核與FPGA,所以ZYNQ是一款SoPC芯片。其架構如下圖:


    Zynq-7000架構圖

    Zynq-7000 器件配備雙核 ARM Cortex-A9 處理器,該處理器與基于 28nm Artix-7 或 Kintex®-7 的可編程邏輯集成,可實現優異的性能功耗比和最大的設計靈活性。Zynq-7000 具有高達 6.25M 的邏輯單元以及從 6.6Gb/s 到 12.5Gb/s 的收發器,可為多攝像頭駕駛員輔助系統和 4K2K 超高清電視等大量嵌入式應用實現高度差異化的設計。Zynq-7000 SoC 系列集成 ARM 處理器的軟件可編程性與 FPGA 的硬件可編程性,不僅可實現重要分析與硬件加速,同時還在單個器件上高度集成 CPU、DSP、ASSP 以及混合信號功能。這既能通過ARM處理器搭載Linux系統實現良好的人機交互功能,還能通過靈活的FPGA硬件設計,實現高速數據采集系統的采集工作。

    米爾MYC-C7Z010/20-V2核心板


    MYC-C7Z010/20-V2(核心板)

    基于Zynq-7000 SoC平臺,米爾電子升級開發出MYC-C7Z010/20-V2核心板及開發板,基于 Xilinx Zynq-7000 SoC 高性能低功耗處理器,集成 PS 端單核/雙核 Cortex-A9 ARM+ PL 端 Artix-7 架構可編程邏輯資源,最高主頻可達 866MHz;使用10層沉金工藝生產的PCB板,獨立的接地信號層;該款核心板主要應用在雷達、導彈、通信、聲納、遙感、地質勘探、振動工程、無損檢測、智能儀器、生物醫學工程等眾多領域。



    MYC-C7Z010/20-V2核心板簡介



             基于 Xilinx Zynq-7000 SoC 高性能低功耗處理器,集成 PS 端單核/雙核 Cortex-A9 ARM+ PL 端 Artix-7 架構可編程邏輯資源;
             PS 端最高主頻可達 866MHz;
             支持 USB 2.0、SDIO、千兆網等多種高速接口,同時支持 I2C、SPI 等常見接口;
             支持兩路 12bit MSPS ADC,多達 17 個差分輸入通道;
             多達 54 個復用 I/O 引腳,用于外設引腳分配;
             PS 端可通過 EMIO 配置 PL 端 IO,支持共享內存,支持 PS 端和 PL 端數據協同處理;
             PL 端可編程邏輯單元數量區間為 23K-85K,內部集成的 Block RAM 可達 4.9MByte;
             可通過 PS 端配置及燒寫 PL 端程序,且 PS 端和 PL 端可以獨立開發,互不干擾;
             核心板體積極小,大小僅 75mm*55mm;
             連接穩定可靠,采用工業級精密 B2B 常規連接器,保證信號完整性;
             提供 PL 端與 PS 端的片內通信開發教程。

    配套MYD-C7Z010/20-V2開發板
    (1) 提供核心板引腳定義、可編輯底板原理圖、可編輯底板 PCB、芯片 Datasheet,縮
          短硬件設計周期;
    (2) 提供系統燒寫鏡像、內核驅動源碼、文件系統源碼,以及豐富的 Demo 程序;
    (3) 提供完整的平臺開發包、入門教程,節省軟件整理時間,上手容易;
    (4) 提供詳細的異構通信開發教程,很好的解決開發瓶頸;
    (5) 提供基于 Qt 的圖形界面開發教程。


    MYD-C7Z010/20-V2(開發板)

    附MYD-C7Z010/20-V2資料:
    SOC:Xilinx Zynq-7010/20 高性能雙核ARM Cortex-A9處理系統(PS),FPGA架構:可編程邏輯單元        XC7Z010(28K,約43萬邏輯門        )XC7Z020(85K,約1.3M邏輯門)。
    系統內存:1GB DDR3 SDRAM(512MB*2)、
    存儲:        4GB eMMC,QSPI 默認32MB,TF CARD槽(支持外部啟動)
    網絡:一路千兆網口
    視頻:HDMI接口,LCD接口
    USB:USB HOST*4
    JTAG:1路PS/PL復用 JTAG接口(進行編程調試下載)
    供電:核心板:5V/0.5A,開發板:12V/0.5A
    尺寸:190mm x 110 mm



    本文地址:http://www.portaltwn.com/thread-803643-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
    • Dev Tool Bits——使用條件軟件斷點宏來節省時間和空間
    • Dev Tool Bits——使用DVRT協議查看項目中的數據
    • Dev Tool Bits——使用MPLAB® Data Visualizer進行功率監視
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷