<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    低功耗精密信號鏈應用最重要的時序因素有哪些?(上篇)

    發布時間:2022-10-28 16:41    發布者:eechina
    關鍵詞: 信號鏈 , 時序 , ADC , Σ-Δ
    作者:ADI產品應用工程師Padraic O'Reilly

    摘要
    本文將介紹低功耗系統在降低功耗的同時保持精度所涉及的時序因素和解決方案,以滿足測量和監控應用的要求。文中分析了模擬前端時序、ADC時序和數字接口時序,并給出了分析控制評估(ACE)時序工具的示例,這些工具旨在幫助系統設計人員和軟件工程師可視化對測量時序的影響或設置。上篇概述了兩種主要類型的ADC,主要關注Σ-Δ架構。下篇將介紹與SAR ADC架構相關的考慮因素。

    引言
    “時間至關重要”的俗語可以應用于任何領域,但當應用于現實世界信號的采樣時,卻是工程學科的支柱。當嘗試降低功耗、實現時序目標并滿足性能要求時,必須考慮測量信號鏈選擇何種ADC架構類型:Σ-Δ還是逐次逼近寄存器(SAR)。一旦選擇了特定架構,系統設計人員便可創建所需的電路以獲得必要的系統性能。此時,設計人員需要考慮其低功耗精密信號鏈的最重要時序因素。

    下載全文:


    【ADI技術文章】低功耗精密信號鏈應用最重要的時序因素有哪些?(上篇).pdf (669.92 KB)

    本文地址:http://www.portaltwn.com/thread-804120-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷