<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • 查看: 785|回復: 0
    打印 上一主題 下一主題

    [供應] 基于8路3Gsps ADC的KU085 FPGA接口預處理板

    [復制鏈接]
    跳轉到指定樓層
    樓主
    發表于 2023-3-15 10:08:31 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
    基于8路3Gsps ADC的KU085 FPGA接口預處理板

    一、板卡概述
        板卡采用自定義結構,可實現8通道高速中頻采樣和FPGA高速實時處理功能。15216739004陳(微信同號) 郵箱:orihardczk@163.com。板卡采用4片ADI公司的AD9208(兼容AD9689) ADC片,高可實現8 路 14-bit、3Gsps的 信號采樣功能;采用1片Xilinx公司的KU085高性能FPGA;ADC采集之后的數據通過JESD204B接口輸出給FPGA,由FPGA實時完成數字信道化接收等處理功能。時鐘芯片采用TI的LMK04828,采樣時鐘可以采用外輸入采樣時鐘。該板卡主要面向數字信道化接收機、軟件無線電、直接射頻存儲和寬帶信號采集等應用。



    二、性能指標
    主要指標
    • ADC性能指標(AD9689):
    • 分辨率:14bits;
    • 采樣率:≤2.6Gsps;
    • 模擬帶寬(-3dB):0.05MHz~4.0GHz,交流耦合;
    • ENOB:9.2bits@1.8GHz, 2.56Gsps;
    • 信號輸入:單端,功率5.4dBm @ 50Ω,MMCX/SSMC;
    • FPGA性能指標(KU085):
    • 4100個DSP Slices;
    • 56.9 Mb RAM;
    • 外輸入采樣時鐘:-2~10dBm@ 50Ω,MMCX/SSMC;
    • 工作溫度范圍:商業級 0~50℃;工業級 -40~60℃;
    • 典型功耗:25W。

    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規則

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷