<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    為高頻應用選晶振:相位噪聲的概念,你必須深入了解一下!

    發布時間:2023-7-12 10:53    發布者:eechina
    關鍵詞: 晶振 , 相位噪聲
    來源:Digi-Key
    作者: Alan Yang

    很多高頻應用,比如鎖相環、5G應用,都離不開時鐘信號。而這些高頻應用的相位噪聲往往是一個項目成敗與否的關鍵因素。本文通過比較理想時鐘信號與實際時鐘信號,講解相位噪聲的概念;然后介紹相位噪聲的兩個關鍵指標——誤差矢量幅度(EVM)與VCO阻塞;最后介紹應該如何選擇低相位噪聲晶振。

    理想時鐘信號與實際時鐘信號的比較

    很多高頻應用都離不開時鐘信號,下圖是一個典型的時鐘信號的下降沿。理想中的時鐘信號如下圖紅線所示,而實際的時鐘信號如下圖紫色線條所示。


    圖1:典型的時鐘信號的下降沿(圖片來源:ADI)圖1:典型的時鐘信號的下降沿(圖片來源:ADI)

    同樣對于正弦波來說,理想的正弦波在頻率下對應一個頻率信號,如下圖紅線所示。而實際由于噪聲和雜散頻率的存在,正弦波在頻域圖像如下圖右邊藍線所示。


    圖2:典型正弦波信號(圖片來源:ADI)

    通常為了正確測量相位噪聲,我們常會用到的兩種儀器:

    · 頻譜分析儀:用于測量信號的頻域圖
    · 示波器:用于測量信號的時域圖

    相位噪聲的概念

    我們以鎖相環PLL的LO(本振頻率)輸出為例,來看看相位噪聲的概念。相位噪聲是指當信號到達系統接收端時,由于意外超前或滯后而產生的噪聲。

    理想的LO輸出,是沒有噪聲或額外雜散頻率的。


    圖3:理想LO輸出(圖片來源:ADI)

    但在實際應用中,相位噪聲像裙擺一樣出現在載波邊緣,如下圖所示。


    圖4:實際LO輸出(圖片來源:ADI)

    對于單邊帶相位噪聲的定義是:在某一偏移頻率處,在該頻率處1Hz帶寬內的信號功率與信號的總功率比值。單邊帶相位噪聲 SC(f) = 10 x log (PS/PSSB),單位以dBc/Hz來表示。

    我們可以將相位噪聲數據繪制到相對RF載波的頻率偏差中。


    圖5:相位噪聲繪圖方法(圖片來源:ADI)

    除了單邊帶相位噪聲,對于通信系統,從PLL角度來看,誤差向量幅度(EVM)和VCO阻塞也經常被使用。

    誤差向量幅度(EVM)

    誤差向量幅度(EVM),定義為誤差矢量信號平均功率的均方根值與理想信號平均功率的均方根值之比,并以百分比的形式表示。EVM越小,信號質量越好。這個指標能全面衡量調制信號的幅度誤差和相位誤差。EVM可被認為是理想調制信號相對于理想點的性能降幅百分比。


    圖6:可視化相位誤差(圖片來源:ADI)

    使用信號分析儀可以有效測量EVM、積分相位噪聲、均方根相位誤差和抖動等。

    VCO阻塞

    對于5G應用來說,VCO阻塞規范在需要考慮存在強發射的蜂窩系統中非常重要。如果接收器信號很弱,并且VCO噪聲太高,那么附近的發射器信號可能會向下混頻,淹沒目標信號。


    圖7:VCO噪聲阻塞(圖片來源:ADI)

    上圖演示了如果接收器VCO噪聲很高,附近的發射器(相距800kHz)以-25dBm功率發射時,是如何淹沒-101dBm目標信號的。這些規范構成無線通信標準的一部分。阻塞規范直接影響VCO的性能要求。

    低相位噪聲晶振

    在高頻設計中,我們所采用的晶振主要是石英晶振。一些外界因素(比如溫度),會影響晶振的穩定。Digi-Key網站提供詳細的晶振參數供大家篩選(詳見Digi-Key晶振),而對于相位噪聲這個性能指標的篩選,大家可以關注“頻率穩定性”這個參數。


    圖8:Digi-Key晶振選型頁面中的“頻率穩定性”參數

    另外,晶振類型也是一個很重要的因素,如下圖所示:


    圖9:Digi-Key晶振選型頁面中的“類型”參數

    以下是我們對常見晶振類型特性的總結:


    如需了解晶振相關的內容,可以點擊查看下面這個帖子——電子元器件選型基礎-晶振。

    本文小結

    從噪聲角度來講,信號鏈的目標就是使振蕩器相位噪聲曲線的劣化程度最小化。因此在這些高性能系統中,對于晶振的要求也更高。所以為目標應用選擇合適的晶振,可以讓設計事半功倍。
    本文地址:http://www.portaltwn.com/thread-829848-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷