<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • 是德科技推出System Designer for PCIe和Chiplet PHY Designer, 優化基于數字標準的仿真工作流程

    發布時間:2024-7-26 21:47    發布者:eechina
    關鍵詞: System Designer , PCIe , Chiplet , PHY
    是德科技(NYSE:KEYS)宣布推出System Designer for PCIe,這是其先進設計系統 (ADS) 軟件套件中的一款新產品,支持基于行業標準的仿真工作流程,可用于仿真高速、高頻的數字設計。System Designer for PCIe 是一種智能的設計環境,用于對最新的PCIe Gen5 和 Gen6 系統進行建模和仿真。是德科技還在改進其電子設計自動化平臺,通過為現有的 Chiplet PHY Designer 工具增加新功能,評估Chiplet中芯片到芯片的鏈路裕度性能,并對電壓傳遞函數 (VTF) 是否符合相關參數標準進行測量。


    System Designer for PCIe 是一種智能的設計環境,用于對最新PCIe Gen5 和 Gen6 系統進行建模和仿真

    PCIe 憑借其高速數字傳輸能力、出色的可擴展性和適應能力,成為廣泛適用于電子行業各領域的重要通用接口標準。它的用途十分廣泛,范圍涵蓋從日常生活中的消費電子設備到高性能計算和關鍵基礎設施系統中的專業應用。

    復雜的 PCIe 設計支持多鏈路和多通道系統,主要涉及 RootComplex 和 End-Point 之間的復雜分析設置,有時還會包括中繼器。通常,設計人員需要投入大量時間準備仿真工作,卻很容易出錯。在仿真過程中,往往缺乏針對特定供應商的算法建模接口(AMI)仿真模型,而實際上在設計周期的早期階段就需要使用這些模型來探索設計空間。設計師還需要確保他們的原型設計能夠在硬件制造開啟之前通過合規性測試。

    能夠提升工作效率、優化工作流程和提高合規性

    System Designer for PCIe能夠利用一種智能的設計環境,自動設置多鏈路、多通道和多層級(PAM4)的 PCIe 系統。它簡化了仿真設置步驟,縮短了從首次探索到發現更深層次問題的時間。
    PCIe AMI 建模器支持 NRZ 和 PAM4 調制,能夠快速生成 PCIe 系統分析所需的 AMI 模型。AMI 模型生成器為設計師提供了一套向導式的 AMI 模型生成工作流程,可快速創建發射器(Tx)和接收器(Rx)模型。

    采用經過簡化的、由仿真驅動的虛擬合規性測試,使得設計人員能夠確保設計的質量。高度集成的、由仿真驅動的 PCIe 合規性測試工作流程可最大限度地減少設計迭代,縮短產品上市時間,從而降低設計成本。

    Chiplet PHY Designer的增強功能

    Chiplet PHY Designer 是 EDA 行業首款針對通用小芯片互聯技術 (UCIe) 標準的仿真解決方案,有助于評估和預測芯片到芯片的鏈路裕量、用于通道合規性分析的 VTF 以及前向時鐘的性能。Chiplet PHY Designer 具有全新的設計探索和報告生成能力,可加速信號完整性分析和合規性驗證,從而提高設計人員的工作效率,縮短新產品的上市時間。

    是德科技EDA 事業部高速數字產品線總監 Hee-Soo Lee 表示:“我們將持續拓展由標準驅動的工作流程解決方案,從而為客戶提供支持。與同類產品相比,我們的高速數字產品組合能夠為信號完整性分析和合規性測試驗證提供更準確、更先進的仿真軟件,在 EDA 行業處于領先地位。PCIe 和 UCIe 等數字標準對于保障電子系統的性能而言至關重要。設計師在工作過程中使用是德科技的 PCIe 和 UCIe 仿真解決方案,可以縮短開發周期,節省大量時間和成本!

    參考資料
    System Designer for PCIe
    W3650B Chiplet PHY Designer
    PCIe and Chiplet PHY Designer解決方案
    在線研討會: 利用標準驅動的EDA工作流程簡化設計驗證和合規性測試

    本文地址:http://www.portaltwn.com/thread-866060-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
    • Dev Tool Bits——使用條件軟件斷點宏來節省時間和空間
    • Dev Tool Bits——使用DVRT協議查看項目中的數據
    • Dev Tool Bits——使用MPLAB® Data Visualizer進行功率監視
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷