<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    Candence NC-Verilog simulator tutorial

    發布時間:2012-3-19 22:33    發布者:諸葛孔明
    關鍵詞: candence , simulator , tutorial , verilog
    這個手冊將向你介紹使用NC-Verilogsimulator和SimVision。
    本文使用的是一個用Veilog硬件編程語言編寫的一個飲料分配機,通過這個例子你將學會:
    ·編譯Verilog源文件,描述設計,在NC-Launch(用于管理你的大型設計的圖形交互接口)上進行設計的仿真。NCLaunch幫助你配置和啟動編譯器,描述器和仿真器。當然你還可以在NCLaunch上運行像SDF compiler,HDL Analysis and Lint,
    CodeCoverage Analyzer, NCBrowse, and Comparescan.之類的工具。
    ·在SimVision分析環境下進行對設計中的問題的調試。
    SimVision是一個candence 仿真器統一的圖形化的調試環境。SimVision可以用于調試用verilog,vhdl,SystemC或者它們混合寫成的數字,仿真,或數;旌電路的設計。
    你可以在以下幾種模式運行SimVision:
    ·Simulate模式
    在Simulate模式下你可以實時的看到仿真的數據。也就是說,你可以在仿真仿真的過程中就進行數據的分析。你可以通過對設計設置斷點和分步來達到控制仿真的。
    為了幫助你追蹤整個仿真過程,SimVision提供了幾個工具:
    ·控制臺窗口  Console Window
    ·源瀏覽器    Source Browser
    ·設計瀏覽器  Design Browser
    ·循環閱讀器  Cycle Viewer
    ·原理圖追蹤    Schematic Tracer
    ·信號流瀏覽器 Signal Flow Browser
    ·波形窗口    Waveform Window
    ·寄存器窗口  Register Window
    這些窗口之間是連接了的,所以如果你在一個窗口中選中了一個對象,那么在其它窗口中也會被選中。

    ·Post-processingenvironment (PPE)模式
    在PPE模式下,對仿真結果數據的分析是在仿真過程結束了后進行的。除了仿真器之外,你能訪問所有的SimVision的工具。就像Simulator模式中一樣,這里所有的窗口也是連接了的,你在一個窗口中選擇了的目標也會在其它窗口中選中。要在PPE模式下運行,你必須先對設計進行仿真,然后把仿真的資料存到一個文件中,你可以隨時從simulation模式切換到PPE模式,但是不能在PPE模式切換到simulation模式中去。
    本指南將向你介紹SimVision的主要幾個工具:
    控制臺Console window:
    Console window允許你輸入tcl仿真的命令和SimVision的命令。
    Design Browser:
        Design Browser讓你進入設計的各層,以及信號和變量的數據庫。
    Register window:
         Register window讓你可以使用一個開放式的圖形編輯器來定義一些記錄簿,每個都包含了一個自定義的仿真數據的觀點。
    Signal Flow Browser:
        Signal Flow Browser讓你追蹤信號的變化。
    Source Browser:
        Source Browser讓你可以看到設計的源代碼。
    Waveform window:
        Waveform window把仿真的資料在X-Y坐標系里面描繪出來。數據通常被顯示為值和時間的關系,但是它也可以是已經記錄下了的數據。

    下載: Candence NC-Verilog simulator tutorial.rar (783.72 KB)
    本文地址:http://www.portaltwn.com/thread-87513-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    rinllow6 發表于 2012-3-20 22:46:19
    謝謝!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!
    cool_clf 發表于 2014-3-10 21:54:20
    非常感謝啦。。。。。!
    FinFET 發表于 2014-10-22 22:18:31
    非常好的資料
    jimcmwang 發表于 2015-3-31 17:32:32
       Candence NC-Verilog simulator tutorial.rar (783.72 KB, 下載次數: 47)
    孑乀 發表于 2016-9-14 20:39:06
    隨便百度都比這好
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷