<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • 查看: 196|回復: 0
    打印 上一主題 下一主題

    [供應] YXC低抖動HCSL差分晶振助力PCIE 5.0

    [復制鏈接]
    跳轉到指定樓層
    樓主
    發表于 2025-3-26 17:03:26 | 只看該作者 |只看大圖 回帖獎勵 |倒序瀏覽 |閱讀模式
    關鍵詞: 差分晶振 , 有源晶振 , 晶振
    一、PCIe協議與參考時鐘要求
    1、PCIe是什么?
    PCI Express(Peripheral Component Interconnect Express)是一種高性能、高帶寬的串行總線標準,用于連接計算機內部的各種硬件設備,如顯卡、存儲設備(SSD)、網卡等。它取代了傳統的 PCI 和 AGP 總線,并以其高速度、低延遲和強擴展性成為現代計算機系統的核心互聯技術。
    PCIe 支持多種速率版本,包括 PCIe 1.0、PCIe 2.0、PCIe 3.0、PCIe 4.0、PCIe 5.0和PCIe 6.0,每個版本都在前一代的基礎上實現了帶寬的翻倍。
    PCIe 6.0已于2022年發布,其單通道速率提升至64 GT/s,并引入PAM4調制技術,帶寬再次翻倍。同時,PCIe 6.0還增加了FEC(前向糾錯)功能,以應對高速傳輸中的信號衰減問題。
    圖1:PCIE 6.0協議標準


    2、PCIe參考時鐘的關鍵作用
    在PCIe系統中,參考時鐘(Reference Clock)是確保數據傳輸準確性和穩定性的核心組件。其主要作用包括:
    · 同步數據傳輸:為SerDes(串行器/解串器)提供精準時鐘信號,確保發送端與接收端同步。
    · 降低誤碼率:高精度時鐘減少信號抖動,降低數據傳輸誤碼率(BER)。
    · 支持多設備協同:在CXL、NVMe-oF等復雜架構中,參考時鐘需實現多設備間的相位對齊。
    PCIE協議下的參考時鐘基本為100MHz HCSL輸出,要求確保數據傳輸的正確性和穩定性,解決時鐘抖動、偏移和噪聲問題。
    隨著PCIe版本的升級,參考時鐘的性能要求也大幅提高,下表展示了不同PCIe協議版本對于參考時鐘RMS抖動的要求:
    表1:不同PCIe協議版本對于參考時鐘RMS抖動的要求


    二、YXC HCSL輸出差分晶振:滿足PCIe 5.0時鐘需求的理想選擇

    為應對PCIe 5.0對參考時鐘的嚴苛要求,推薦使用揚興科技YXC差分振蕩器YSO230LR系列和YSO231LJ系列。這兩款產品憑借卓越的性能和可靠性,成為PCIe 5.0參考時鐘的理想選擇。


    YXC產品優勢:
    · 超低抖動:相位抖動可達0.05ps(typ.) RMS,滿足PCIe 5.0的嚴苛要求,確保信號完整性;
    · 高穩定度:總頻差最優可達±25ppm @ -40~﹢85℃;
    · 差分輸出:支持HSCL、LVDS、LVPECL等多種差分輸出;
    · 小型化:提供2.5*2.0mm緊湊設計,適配高密度主板布局;
    · 寬溫范圍:提供-40℃~﹢105℃、-40℃~﹢125℃等寬廣的工作溫度選項。

    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規則

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷