<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    基于FPGA的具有流量控制機制的高速串行數據傳輸系統設計

    發布時間:2012-5-3 16:13    發布者:李寬
    關鍵詞: 串行 , 數據傳輸
    作者:  來源:電子產品世界

    摘要:本文介紹了基于Xilinx Virtex-6 FPGA的高速串行數據傳輸系統的設計與實現,系統包含AXI DMA和GTX串行收發器,系統增加了流量控制機制來保證高速數據傳輸的可靠性。最后進行了仿真測試,測試結果顯示系統可以高速可靠地傳輸數據。

    引言

    隨著數字多媒體技術的發展,在現代電子系統中各模塊之間經常需要高速數據傳輸。傳統的數據傳輸系統采用并行接口,并行數據傳輸技術向來都是提高數據傳輸速率的重要手段。隨著數據傳輸速率的提高,并行數據傳輸的進一步發展遇到了瓶頸,面臨很多問題,如接口信號不同步,信號串擾,引腳過多增加PCB板布線難度及設計制作成本。因此,高速串行接口已經逐漸取代并行接口。與并行傳輸相比,串行傳輸具有獨特優勢,可以提供更大的帶寬更遠的傳輸距離以及更低的成本。

    高速數據傳輸系統中各模塊規模以及復雜度逐漸加大,數據傳輸的可靠性逐漸成為影響系統性能的關鍵因素之一。數據發送模塊和數據接收模塊處理數據的速度很難達到一致,因此經常會出現接收模塊等待發射模塊發送數據,或者發送模塊等待接收模塊接受數據的情況。為了使高速數據傳輸系統可靠工作不丟失數據,系統需要加入流量控制機制,來協調發送模塊和接受模塊的工作。

    基于FPGA的具有流量控制機制的高速串行數據傳輸系統設計.pdf (1.81 MB)
    本文地址:http://www.portaltwn.com/thread-91085-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    tfqiong 發表于 2012-5-3 16:21:44
    不錯哦
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷