<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    FPGA/CPLD問答列表

    快要瘋掉了!

    Error: Current license file does not support the EP2C8Q208C8 device 9.0sp2是這問題,11.0sp1也是這問題...何解?
    2012年10月27日 22:34

    DE2中RJ45INTLED在DM9000A和FPGA之間的作用是什么?

    請問各位大蝦————DE2中RJ45INTLED在DM9000A和FPGA之間的作用是什么?詳細點
    2012年10月14日 22:33

    關于FPGA下載的問題

    下載程序時AS 能下載進去(下載校驗都成功) 。但FPGA沒任何反應,用JTAG 會報錯ERROR:can't access JTAG chain求助大神
    2012年10月10日 09:41
    為什么QuartusII老提示我裝打印機?!

    為什么QuartusII老提示我裝打印機?!

    某次不小心點了打印...結果,之后...點一次工程文件就彈出一次,沒法工作了。!有人知道怎么解決么...QAQ
    2012年09月28日 14:13

    SRAM的問題

    同事搞FPGA,他頭一次搞,讓我幫他選一款SRAM。 條件是容量1M以上,串行的,速度20~30M。 我是搞單片機的,沒選過SRAM。請高手幫忙,選一款。 謝謝!
    2012年09月27日 17:15
    求助:兩路頻率輸出,一路不正常

    求助:兩路頻率輸出,一路不正常

    各位大俠: 我有一個程序,輸入頻率為1kHz,另有兩個輸入口接了撥碼開關(撥碼開關ON接地,OFF懸空)。通過輸入"00","01","10","11"來讓輸出口輸出500Hz,250Hz,125Hz,67.5Hz。 library ...
    2012年09月19日 18:38   |  
    兩路撥碼開關  
    求助:程序不受按鍵控制

    求助:程序不受按鍵控制

    各位大俠,我遍了個程序,達到的目標是:第一部分將輸入的1KHz分頻為1Hz;第二部分是通過按鍵按一下,將輸入的1KHz變為250Hz,再按下,變為125Hz。 Library IEEE; Use IEEE.Std_logic_1164.al ...
    2012年09月17日 15:56   |  
    分頻   按鍵  

    求助:程序出錯!

    各位大俠,我編了個程序,按鍵按一下,輸入信號放大一倍,再按,再放大,一直到64倍。按另外一個按鍵,輸出信號變零。 library IEEE; use IEEE.std_logic_1164.all; use IEEE.std_logic_arit ...
    2012年09月14日 11:17   |  
    driven   multiply  

    verilog 減法

    在寫RTL代碼時,如果用到減法,是直接用減,還是把減數取反加一再用加法?這兩種寫法綜合之后會有什么區別?
    2012年09月12日 21:58

    綜合 新手求助??、

    綜合之后是不是可以看到門級電路?這已經是最低的一級了嗎?那門電路又是由什么組成的,在數字電路書上看到的是由一些二極管、電阻之類的?那在FPGA里又是由什么組成的,還是就不用管了,只要到 ...
    2012年08月16日 21:24

    如何用fpga實現頻率測量?還有begin end的時序問題

    這是我的代碼,目的是設計一個同步捕獲的計數器用來測頻,大家看看能行嗎 我就是第三個always弄不清楚,編碼是發生在fre1的上升沿,還是說在clk的上升沿就發生,計數清零又是發生在什么時候 ...
    2012年08月14日 22:40   |  
    時序   begin-end   測頻  

    急。。。。。。。。!fpga設計:兩個異步全局時鐘的切換

    我現在有兩個clk:clk1和clk2,都是100mhz,我使用bufgmux進行全局時鐘的切換,但是不能夠熱插拔(clk1是永遠存在的;clk2優先級高于clk1,當程序運行正常后,拔掉或者插上clk2程序將死掉;但是 ...
    2012年08月13日 10:40

    廠商推薦

    • Microchip視頻專區
    • 利用模擬開發工具生態系統進行安全電路設計
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 你仿真過嗎?使用免費的MPLAB Mindi模擬仿真器降低設計風險
    • Cortex-M4外設 —— TC&TCC結合事件系統&DMA優化任務培訓教程
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    返回頂部
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷