<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x
    查看: 3519|回復: 3
    打印 上一主題 下一主題

    PCB設計中的降噪處理

    [復制鏈接]
    跳轉到指定樓層
    樓主
    發表于 2013-5-15 16:53:00 | 只看該作者 回帖獎勵 |倒序瀏覽 |閱讀模式
    關鍵詞: PCB學習 , PCB設計 , 捷多邦 , 降噪處理

    PCB中噪音是一個很大的問題,所以在設計中,噪音的處理也是很重要的,整天鬧哄哄的作品是我們不喜歡的,所以,在PCB設計中出現了眾多的降噪技術,下面這幾種方法可以有效的降噪。

      1.注意板上通孔:通孔使得電源層上需要刻蝕開口以留出空間給通孔通過。而如果電源層開口過大,勢必影響信號回路,信號被迫繞開,回路面積增大,噪聲加大。同時如果一些信號線都集中在開口附近,共用這一段回路,公共阻抗將引發串擾。

      2.連接線需要足夠多的地線:每一信號需要有自己的專有的信號回路,而且信號和回路的環路面積盡可能小,也就是說信號與回路要并行。

      3模擬與數字電源的電源要分開:高頻器件一般對數字噪音非常敏感,所以兩者要分開,在電源的入口處接在一起,若信號要跨越模擬和數字兩部分的話,可以在信號跨越處放置一條回路以減小環路面積。用于信號回路的數模間的跨越

      4避免分開的電源在不同層間重疊:否則電路噪聲很容易通過寄生電容耦合過去。

      5隔離敏感元件:如PLL。

      (6)放置電源線:為減小信號回路,通過放置電源線在信號線邊上來實現減小噪聲


    CB小二郎整理,原文來源捷多邦技術資料


    沙發
     樓主| 發表于 2013-5-15 16:53:46 | 只看該作者
    自己給自己頂下哈,大家看看,交流學習!
    板凳
    發表于 2015-2-3 22:52:18 | 只看該作者
    支持一下
    地板
    發表于 2015-2-4 07:39:37 | 只看該作者

    謝謝分享
    您需要登錄后才可以回帖 登錄 | 立即注冊

    本版積分規則

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷