<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    如何為你的定時應用選擇合適的基于PLL的振蕩器

    發布時間:2014-7-30 15:25    發布者:老電工
    關鍵詞: 鎖相環 , PLL , 振蕩器 , 抖動 , 相位噪聲
    作者: James Wilson Silicon Labs公司定時產品營銷總監

    題記:對于性能密集型應用(例如FPGA和以太網PHY時鐘)來說,評估和選擇合適的基于PLL的振蕩器以最小化相位噪聲和抖動峰值是必要的。

    十幾年前,頻率控制行業推出了基于鎖相環(PLL)的振蕩器,這是一項開拓性創新技術,采用了傳統晶體振蕩器(XO)所沒有的多項特性。憑借內部時鐘合成器IC技術,基于PLL的XO可編程來支持更寬廣的頻率范圍。這一突破消除了為在特定頻率實現共振而切割和加工石英所需的材料加工工藝步驟。這一創新也使得對基于PLL的XO進行頻率編程成為可能并且實現極短交貨周期。

    鑒于傳統振蕩器交貨周期可能接近14周或更長,許多硬件設計人員渴望利用可編程振蕩器獲得顯著的交貨周期優勢。不幸的是,嚴重的問題發生了。一些已經從傳統XO遷移到基于PLL的XO的設計陷入了關聯抖動(jitter-related)問題之中,這會引起關聯應用(application-related)失效,涉及范圍從通信鏈路中的超高位錯誤率到無法工作的SoC和處理器。這些問題迫使許多IC供應商規定:基于PLL的振蕩器不能和他們的器件配合使用。這種形勢的變化使得想通過基于PLL的振蕩器獲得頻率靈活性和短交付周期優勢的硬件工程師面臨挑戰。

    為什么會出現這種情況?其原因在于來自不同供應商的PLL技術差異極大。不合格的PLL設計導致過多的振蕩器相位噪聲和抖動峰值,如圖1中左側畫面所示。這個特定的基于PLL的XO在12kHz-20MHz帶寬上的相位抖動為150ps RMS。這種性能水平使它不適合為高速PHY提供時鐘,高速PHY通常需要<1ps RMS 抖動的參考時鐘。XO的周期抖動在圖1右側圖片中有顯示。這種雙峰周期抖動可能是一個出現PLL穩定性問題的信號,PLL穩定性能夠對使用這個XO的SoC產生有害的性能影響。與可編程振蕩器展現抖動峰值有關的第二個領域是級聯PLL。當這樣一個基于PLL的振蕩器被連接到一個后續電路中帶有PLL的IC上時,抖動可能會增加。


    圖1–不合格的基于PLL的XO設計導致過多的相位噪聲和周期抖動

    好消息是并非所有的PLL,確切的說不是所有基于PLL的振蕩器,都是一樣的。通過特有的PLL設計技術,可編程振蕩器能夠提供可媲美一流石英振蕩器的抖動性能,同時克服級聯PLL帶來的問題。這些高性能的基于PLL的振蕩器能夠用于處理器/SoC時鐘,以及高速串行器、PHY和FPGA時鐘。

    開發人員可以使用三個簡單的標準來評價基于PLL的XO能否被用于給定的應用。

    抖動生成—在級聯的PLL應用(例如FPGA和PHY時鐘),XO參考時鐘抖動與FPGA/PHY內部PLL抖動相混合。采用低抖動XO參考時鐘(例如<<1ps RMS相位抖動)可以最大化可容許的FPGA/PHY內部PLL所產生的抖動值,最大化整體設計的抖動余量。

    抖動峰值—當第一級和第二級PLL的環路帶寬相同時,級聯PLL存在過大抖動的風險。這種風險很容易通過使用一個具有相對較低內部PLL帶寬的基于PLL的振蕩器進行緩解。PLL應當得到很好的抑制,以確保不超過1%的峰值(<0.1dB),如圖2所示。通用SoC/FPGA的第二級PLL帶寬通常>1MHz。使用具有低抖動峰值和極低內部帶寬的基于PLL的振蕩器確保它的峰值不會與下游PLL的帶寬重疊。這種架構使得第二級PLL容易的跟蹤第一級PLL的變化,同時維持可接受的環路穩定性和相位余量。

    圖2-基于PLL的抖動跟蹤和過濾有助于減輕抖動峰值

    相位噪聲—怎樣才能知道基于PLL的振蕩器是否適合你的應用呢?使用示波器較容易觀察振蕩器的周期抖動。使用頻譜分析儀進行振蕩器相位噪聲測量。如果你沒有頻譜分析儀,聯系你的頻率控制供應商進行相位噪聲測量。相位噪聲能夠通過應用所需的相關抖動合成帶寬,直接從相位噪聲圖表中計算出來。相位噪聲圖表也能顯示參考時鐘的雜散性能。疊加在相位抖動上雜散信號能夠容易的進行測量,以確保應用需求得到滿足。相位噪聲圖表也顯示內部PLL的任何峰值影響。過阻尼的PLL將展現出低峰值。

    Silicon Labs提供了一個易于使用的在線抖動計算器,能夠把相位噪聲轉換為抖動。只需要簡單的輸入載波頻率和與其相關的相位噪聲特征數據,工具就能計算出時鐘的最終相位抖動、周期抖動和周期間抖動;赪eb的工具在Silicon Labs網站即可獲得。

    總之,當今的可編程振蕩器提供了卓越的頻率靈活性、短期、可靠的交貨周期。然而,來自不同供應商的可編程振蕩器所提供的PLL性能差異可能相當大。對于包括FPGA收發器和以太網PHY時鐘在內的高性能應用來說,可編程振蕩器能夠容易的通過對比數據手冊規范中的抖動參數進行評估。

    在由振蕩器驅動的帶有內部PLL的ASIC、SoC、FPGA或PHY應用中,重要的是確保參考振蕩器和SoC的組合不要產生抖動峰值。抖動峰值通常不會列在振蕩器數據手冊中。一個簡單的解決方法是進行振蕩器的相位噪聲測量。這個相位噪聲分布將顯示對內部PLL的任何峰值影響,并且能夠容易的轉換成等效的時鐘抖動性能。

    本文地址:http://www.portaltwn.com/thread-131347-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關在線工具

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷