<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    安森美半導體展示高能效3D傳感器層疊技術

    發布時間:2015-1-7 15:13    發布者:eechina
    關鍵詞: 圖像傳感器 , 3D層疊
    CMOS圖像傳感器技術提高用于移動和消費應用的未來安森美半導體傳感器的功率、性能和尺寸效益

    安森美半導體(ON Semiconductor) 成功鑒定性能并展示首款功能全面的層疊式CMOS圖像傳感器。相比傳統的單片非層疊式設計,這傳感器的裸片占用空間更少、像素表現更高及功耗更佳。這技術已成功實現及性能被鑒定于1.1微米(µm)像素的測試芯片,并將于本年稍以產品形式推出。

    傳統采用單片基板工藝的傳感器設計需要單獨的裸片區以支持像素陣列和輔助電路。有了3D層疊技術,像素陣列和輔助電路可放在不同基板上分開制作,然后通過硅穿孔技術(TSV)堆疊連接。這樣,像素陣列就能覆蓋基本電路,實現更有效率的裸片分布。這種方法讓設計工程師能夠優化傳感器的各個部分,如成像性能、成本、功率和裸片尺寸。像素陣列的優化能提高傳感器的像素性能,降低噪聲水平及增強像素反應。下層電路也可以使用更嚴格的設計規則來降低功耗。更少的總占板空間支持現今先進的相機模組,這些模組整合了光學圖像穩定(OIS)和附加數據存儲功能于同一個占用空間。

    安森美半導體圖像傳感器部技術副總裁Sandor Bama表示:“3D層疊技術是令人興奮的突破,它提高了我們在優化安森美半導體未來傳感器的能力。這技術帶來制造和設計的靈活性,確保我們整個傳感器系列維持性能領先的地位!


    本文地址:http://www.portaltwn.com/thread-144115-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷