<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    Xilinx擴大16nm UltraScale+ 產品路線圖,為數據中心新增加速強化技術

    發布時間:2016-5-27 10:59    發布者:eechina
    關鍵詞: UltraScale , 異構計算
    結合16nm UltraScale+可編程邏輯與高帶寬顯存(HBM) 存儲器和新型加速器互聯技術,滿足異構計算要求

    賽靈思公司 (Xilinx)今天宣布擴展其16nm UltraScale+ 產品路線圖,面向數據中心新增加速強化技術。其成品將可以提供賽靈思業界領先的16nm FinFET+ FPGA與集成式高帶寬存儲器 (HBA) 的強大組合優勢,并支持最近剛剛宣布推出的加速緩存一致性互聯 (CCIX) 技術。CCIX由7家業界龍頭企業聯合推出,旨在實現與多處理器架構協同使用的加速架構。增強型加速技術將支持高效的異構計算,致力于滿足數據中心工作負載最苛刻的要求。新產品在許多其他需要高內存帶寬的高計算強度應用中也將得到很好的應用。

    基于臺積 (TSMC)公司業經驗證的 CoWoS 工藝而打造的賽靈思HBMFPGA,可通過提供比分離式存儲器通道高達10倍的的存儲器帶寬大幅提升加速能力。HBM技術支持封裝集成的多Tb存儲器帶寬,能最大限度地降低時延。為進一步優化數據中心工作負載,新型CCIX技術通過讓采用不同指令集架構的處理器與賽靈思 HBM FPGA等加速器協同分享數據,推動高效異構計算。

    賽靈思執行副總裁兼可編程產品總經理Victor Peng指出:“采用我們第二代3DIC技術的單個20nm工藝芯片就已經可以達到190 億個晶體管,我們現在正在為數據中心加速和其他高計算強度設計打造第三代3DIC突破性技術。一旦這一技術與新一代CCIX加速架構和我們的軟件定義SDAccel開發環境相結合,將為加速計算、存儲和網絡應用提供一個全新的高密度靈活型平臺!

    賽靈思已經準備好與業界領先的超大規模數據中心客戶聯手協作,共同打造最佳配置和產品。

    本文地址:http://www.portaltwn.com/thread-166473-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷