<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    智原發表28納米V-by-One HS PHY和控制器IP于聯電HPC(U)工藝

    發布時間:2017-4-19 16:53    發布者:eechina
    關鍵詞: 智原 , LVDS , Sub-LVDS , MIPI , V-by-One
    ASIC設計服務暨IP研發銷售廠商智原科技(Faraday Technology Corporation,TWSE:3035)今日宣布其V-by-One HS PHY和控制器IP已于聯電28納米HPC U 工藝通過驗證。這項智原自行開發的IP方案符合最新1.4版V-by-One HS標準規范,支持4 Gbps高速傳輸于TX端與RX端,實現絕佳的視覺體驗于車用信息娛樂系統、車用攝像系統以及超高畫質電視屏幕等熱門產品。

    智原藉由和世界級面板大廠十多年的合作經驗(開發項目包含LVDS IP、T-Con ASIC等),進而積累高速影像接口的系統知識。在工藝邁入40納米以及28納米后,智原致力將V-by-One HS IP應用在芯片到芯片之間的高帶寬影像傳輸,相較舊有的LVDS方案提供屏幕更高分辨率的影像顯示。此外,針對高速傳輸信號的質量改善及抗干擾能力,智原優化其設計架構以補償系統內的傳輸損耗。

    智原科技總經理王國雍表示:“智原在IP開發策略上,將高帶寬數據傳輸做為其中一項重點。我們提供ASIC業界最完整的影像傳輸接口IP方案,包括LVDS、Sub-LVDS、MIPI與V-by-One。延續在0.13微米與40納米V-by-One IP的成功,我們有信心進一步結合28納米工藝,協助客戶在顯示設備市場迅速取得商機!
    本文地址:http://www.portaltwn.com/thread-361494-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷