<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    萊迪思發布最新Lattice Radiant 2.0設計軟件加速FPGA設計

    發布時間:2019-12-11 14:14    發布者:eechina
    關鍵詞: CrossLink-NX , FPGA , Radiant
    萊迪思半導體公司推出廣受歡迎的最新版本FPGA軟件設計工具Lattice Radiant 2.0。除了增加了對新的CrossLink-NX FPGA系列之類的更高密度器件的支持之外,更新的設計工具還提供了新的功能,加速和簡化了基于萊迪思FPGA的設計開發。

    當系統開發人員評估選擇硬件平臺時,實際的硬件只占他們選擇標準的一小部分。他們還會評估用于配置硬件的設計軟件的易用性和支持的功能,因為這些功能可能會對整體系統開發時間和成本產生重大影響。

    萊迪思軟件產品線高級經理Roger Do表示:“Lattice Radiant 2.0設計軟件為開發人員提供了更符合設計習慣的用戶體驗;該工具將引導他們完成從設計創建到IP導入,從實現到位流生成,再到將位流下載到FPGA的整個設計流程。幾乎沒有使用FPGA經驗的開發人員能夠快速利用Lattice Radiant的自動化功能。對于有經驗的FPGA開發人員,如果需要特定的優化,Lattice Radiant 2.0也可以對FPGA設置進行更精細的控制!

    Radiant 2.0中提供的新功能升級包括:
    •        片上調試工具,允許用戶實時進行錯誤修復。調試功能使開發人員可以在其代碼中插入虛擬開關或LED來確認功能的可行性。該工具還允許用戶更改硬核IP的設置以測試不同的工作模式。
    •        改進的時序分析可提供更準確的走線和布線規劃以及時鐘時序,從而避免設計擁塞和散熱問題。
    •        工程變更單(ECO)編輯器使開發人員可以對完成的設計進行增量更改,而無需重新編譯整個FPGA數據庫。
    •        同步開關輸出(SSO)計算器分析單個引腳的信號完整性,以確保其性能不會因靠近另一個引腳而受到影響。

    了解更多信息,請訪問www.latticesemi.com/zh-CN/LatticeRadiant

    本文地址:http://www.portaltwn.com/thread-572189-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷