<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    Xilinx 推出新型 Virtex UltraScale+ VU57P FPGA

    發布時間:2020-7-1 17:04    發布者:eechina
    關鍵詞: Virtex , VU57P , FPGA
    高速數據與高帶寬存儲器支持帶來卓越高速計算體驗

    賽靈思公司(Xilinx)宣布Virtex UltraScale+ 系列產品再添一位獨一無二的高速新成員—— Virtex UltraScale+ VU57P FPGA 。這是一款新型高帶寬存儲器( HBM )器件,能夠以極快速度、低時延和極低功耗傳輸條件下大量數據。新型 Virtex UltraScale+ VU57P FPGA融匯了一系列真正強大的功能,理想適用于數據中心和有線及無線通信中要求最嚴苛的眾多應用。


    圖1賽靈思 Virtex UltraScale+ VU57P FPGA

    與 DDR4 等分立式商業存儲器相比,賽靈思 Virtex UltraScale+ VU57P FPGA 的存儲器帶寬和容量大幅提高,是時延敏感型工作負載的絕佳選擇,在這些工作負載中,高速的數據吞吐量和快速存儲器是關鍵需求。它將高能效計算功能與高達 460GB/s 的極高存儲器帶寬和容量結合在一起,同時運用最先進的 PAM4 高速收發器,與主流 25G 收發器相比可實現兩倍的傳輸速率。集成的 HBM 控制器和 AXI 端口交換器(切換器)可提供對整個 16G HBM 的連續內存訪問。

    Virtex UltraScale+ HBM FPGA 的獨到之處在于集成 AXI 端口交換器(切換器)。它支持從任意AXI端口訪問任意的存儲器位置,節省了 25 萬個查找表、37 萬個觸發器和超過 4W 的功耗。該交換器不但能夠縮小設計尺寸、簡化設計,而且還有助于實現時序收斂,加快產品的上市速度并降低運營成本 (OPEX)。

    此外,新器件還集成了高速連接,如采用 RS-FEC 模塊的 100G 以太網、150G Interlaken、PCIe Gen4 等,助力簡化設計工作并加快上市速度。

    賽靈思新款器件的適用應用包括:
    •        計算加速:對數據進行預處理是實現最佳性能的關鍵。與功能固定的計算器件不同,Virtex UltraScale+ VU57P 擁有自適應邏輯和 460GB/s 的 HBM 帶寬,能夠選擇、轉換和整理數據,從而為目標加速器優化輸入。使用其高速 PAM4 收發器,賽靈思新款 FPGA 助力實現吞吐量和系統性能的最大化。
    •        新一代防火墻:網絡運營商需要無中斷、高可靠的網絡可用性,實現智能管理,同時保障數據安全,防止惡意軟件攻擊企業網絡。Virtex UltraScale+ VU57P FPGA 憑借線路速率下數以千萬計的并發會話,為實現多層網絡安全提供無與倫比的可擴展性。通過 16G HBM,安全應用在緩沖和重新排序網絡流的同時能夠管理多個查找表。58G PAM4 收發器支持最新的光通信標準,可實現新一代防火墻所需的更高吞吐量。  
    •        具備 QoS 功能的交換機和路由器:配備 16G HBM 的 Virtex UltraScale+ VU57P FPGA 提供 Nx400G/200G/100G/50G 交換,搭載了用于 QoS 功能的 400G 數據路徑流水線和流量管理器。58G PAM4 收發器能夠使用最新的光通信標準建立連接,將針對外部器件的傳輸速率提高一倍。查找表和流量管理器隊列在 HBM DRAM 內實現。因為設計中充分考慮了功耗/散熱要求,基于 Virtex UltraScale+ VU57P FPGA 的交換機和路由器能夠選擇無蓋封裝,以較簡單的散熱方式實現更高性能,這對于數據中心和電信基礎設施具有重要意義。   

    進一步了解我們加速性能首屈一指的新銳產品Virtex UltraScale+VU57P FPGA,請訪問:china.xilinx.com/vu57p。

    本文地址:http://www.portaltwn.com/thread-594884-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Cortex-M4外設 —— TC&TCC結合事件系統&DMA優化任務培訓教程
    • 你仿真過嗎?使用免費的MPLAB Mindi模擬仿真器降低設計風險
    • 想要避免發生災難,就用MPLAB SiC電源仿真器!
    • 我們是Microchip
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷