<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    Cadence 推出革命性新產品Cerebrus——完全基于機器學習 ,提供一流生產力和結果質量,拓展數字設計領導地位

    發布時間:2021-7-23 15:53    發布者:eechina
    關鍵詞: Cerebrus , 機器學習 , 芯片設計
    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布推出 Cadence Cerebrus Intelligent Chip Explorer——首款創新的基于機器學習 (ML)的設計工具,可以擴展數字芯片設計流程并使之自動化,讓客戶能夠高效達成要求嚴苛的芯片設計目標。Cerebrus 和 Cadence RTL-to-signoff 流程強強聯合,為高階工藝芯片設計師、CAD 團隊和 IP 開發者提供支持,與人工方法相比,將工程生產力提高多達 10 倍,同時最多可將功耗、性能和面積 (PPA) 結果改善 20%。

    隨著 Cerebrus 加入到Cadence廣泛的數字產品系列中,Cadence現在可以提供業界最先進的基于機器學習的數字全流程,從綜合到實現和簽核。這款新工具與多個領先云服務商合作啟用了云計算服務,可利用高度可擴展的計算資源,快速滿足包括消費電子、超大規模計算、5G 通信、汽車和移動等廣泛市場的設計要求。關于 Cerebrus 的更多信息,請訪問www.cadence.com/go/cerebruspr。

    Cerebrus 為客戶帶來以下優勢:

    •        增強的機器學習:快速找到工程師可能不會嘗試或探索的流程解決方案,提高 PPA 和生產力。
    •        機器學習模型復用:允許將設計學習經驗自動應用于未來的設計,縮短獲得更好結果的時間。
    •        提高生產力:讓一位工程師同時為多個區塊自動優化完整的 RTL-to-GDS 流程,提高整個設計團隊的工作效率。
    •        大規模分布式計算:提供可擴展的本地或基于云的設計探索,實現更快的流程優化。
    •        易于使用的界面:強大的用戶管理工具,支持交互式結果分析和運行管理,以獲得對設計指標的深入了解。

    “在此之前,沒有一種自動化的方式可以幫助設計團隊來重復利用過去積累的設計知識,每個新項目都要花費過多的時間進行再次經驗學習,這也會影響項目的盈利空間!盋adence 公司資深副總裁兼數字與簽核事業部總經理 Chin-Chi Teng 博士說,“Cerebrus 的面世標志著 EDA 行業迎來了一場顛覆性的革新,以機器學習為核心的數字芯片設計工具將讓工程團隊有更多機會在項目中發揮更大的影響力,因為他們可以告別重復性的手動流程。隨著行業繼續向先進工藝節點發展,設計規模和復雜性不斷增加,Cerebrus 可以幫助設計人員更有效地實現 PPA 目標!

    Cerebrus 是更廣泛的 Cadence 數字全流程的一部分,可與 Genus Synthesis Solution綜合解決方案、Innovus Implementation System設計實現系統、Tempus Timing Signoff Solution時序簽核解決方案、Joules RTL Power Solution、Voltus IC Power Integrity SolutionIC電源完整性解決方案和 Pegasus Verification System 各個工具平臺無縫集成合作,為客戶提供快速的設計收斂和更好的可預見性。這款全新工具和更廣泛的設計流程支持 Cadence 的智能系統設計(Intelligent System Design)戰略,該戰略旨在驅動普適智能,實現卓越設計。

    客戶反饋
    “為了最大化有效地使用最新的工藝節點創造新的設計,我們工程團隊需要持續開發的先進數字設計實現流程。對于實現更高效的產品開發,設計實現流程能夠自動優化已變得至關重要。Cerebrus 憑借其創新的機器學習能力,搭載 Cadence RTL-to-signoff 工具流程,能夠提供自動化流程優化和布局規劃優化,將設計性能提高 10% 以上。鑒于項目的成功經驗,我們將在最新設計項目開發中采用該工具流程!
    - Satoshi Shibatani,Renesas 共享研發 EDA 部門數字設計技術部總監

    “隨著 Samsung Foundry不斷部署最先進的制程節點,非常有必要確保我們的設計技術協同優化 (DTCO) 計劃高效進行,我們一直在尋找創新的方法,以便在芯片實現中超越 PPA 目標.作為我們與 Cadence 公司長期合作的一部分,Samsung Foundry 已經在多個應用中使用了 Cerebrus 和 Cadence 的數字設計實現流程。其中,在一些非常關鍵的模塊上,僅用幾天時間就降低了超過8%的功耗,而過去通過人工操作需要幾個月才能實現。此外,我們正在使用 Cerebrus 進行自動布局規劃電源分配網絡選型,這使得最終設計時序提高了 50% 以上。由于 Cerebrus 和數字實現流程提供了更好的 PPA 結果和顯著的生產力提升,該解決方案已成為我們 DTCO 計劃的寶貴補充!
    - Sangyun Kim,Samsung Foundry 設計技術副總裁

    本文地址:http://www.portaltwn.com/thread-771092-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷