<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    Introspect DDR 4/5 DB/RCD高速多通道碼型產生器

    發布時間:2021-8-31 17:20    發布者:reetest
    關鍵詞: DRAM、DB、RD , Modules
    Introspect Technology的高速多通道碼型/包產生器和信號分析儀解決方案非常適合DDR4與DDR5的接口測試。所提供的產品規格已經高于 JEDEC所定義的傳輸速率,同時我們也與世界上些最先進的CPU和內存芯片制造商同步開發更多應用在DDR4/5的試功能,這些功能將涵蓋更廣泛的物理層以及協議層的測試,并且不斷的更新與支持最新的協議規范。這些強大的功能與極具競爭力的價格,讓 Introspect SV5C系列產品正快速成為高速實驗室中做DDR4/5開發與特性化測試的標準測試平臺。
    產品特色
    強大的硬件能力,提供寬廣且連續的操頻率,單臺硬件設備可同時支持16T×/16R測試,每個信道可達12.5Gsps單機分別提供可獨立控制的信號產生器與碼型偵測器。
    靈活的物理層控制能力,各通道可以獨立控制并提供抖動注入( Jitter Injection)、相位調整(skew)、電壓擺幅控制以及時序調整的能力,大幅提高測試完整度。
    提供多種協議模型,可應用在DRAM、DB、RD與 Modules等產品開發
    輕巧且可攜帶的體積,在實驗桌上即可以完成系統級測試。
    彈性且靈活的 Python軟件開發環境,可搭配控制循環進行多個測試變量的自動化測試并自動產生測試報告。

    本文地址:http://www.portaltwn.com/thread-773444-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • 利用模擬開發工具生態系統進行安全電路設計
    • Cortex-M4外設 —— TC&TCC結合事件系統&DMA優化任務培訓教程
    • 想要避免發生災難,就用MPLAB SiC電源仿真器!
    • 更佳設計的解決方案——Microchip模擬開發生態系統
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷