<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • 臺積電積極布局硅光子領域,目標 2026 年推出 COUPE 共封裝光學模塊

    發布時間:2024-4-26 15:51    發布者:eechina
    關鍵詞: 臺積電 , 硅光子 , 光學模塊
    來源:IT之家

    臺積電在近期的 2023 年報和北美技術研討會中,均將硅光子領域技術作為重點領域提及。

    隨著數據流量的增加和芯片制程的縮小,傳統電信號互聯在干擾、速率、能耗等方面的缺點逐漸顯現,而通過玻璃傳遞的光信號互聯更能滿足 HPC 和 AI 應用對大帶寬無縫互聯的需求。

    臺積電表示,其正開發 COUPE(IT之家注:全稱 Compact Universal Photonics Engine,緊湊型通用光學引擎)三維立體光子堆疊技術。

    COUPE 技術采用了 SoIC-X 芯片堆疊先進封裝,將電路控制芯片疊放在硅光子芯片頂部,整合為單芯片光學引擎,以實現最低的阻抗和相較傳統堆疊方案更優的能效。

    根據臺積電年報,基于 COUPE 技術的測試載具已在 2023 年的測試中成功達成預定數據傳輸速度目標。

    臺積電計劃在 2025 年完成將 COUPE 技術用于小尺寸可插拔設備的技術驗證,并于 2026 年推出基于 CoWoS 封裝技術整合的共封裝光學(CPO)模塊。

    臺積電系統集成尋路副總經理余振華去年表示“如果能提供一個良好的硅光子整合系統,就能解決能源效率和 AI 運算能力兩大關鍵問題。這會是一個新的范式轉移。我們可能處于一個新時代的開端!
    本文地址:http://www.portaltwn.com/thread-856034-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
    • Dev Tool Bits——使用條件軟件斷點宏來節省時間和空間
    • Dev Tool Bits——使用DVRT協議查看項目中的數據
    • Dev Tool Bits——使用MPLAB® Data Visualizer進行功率監視
    • 貿澤電子(Mouser)專區

    相關視頻

    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷