<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • JEDEC即將完成HBM4標準制定 每堆棧通道數翻倍,或6.4Gbps速率起步

    發布時間:2024-7-11 15:12    發布者:eechina
    關鍵詞: JEDEC , HBM4
    來源:EXPreview

    近年來,人工智能(AI)、高性能計算(HPC)和PC一直在推動高性能DRAM產品的研發,市場對HBM類DRAM的需求也在迅速增長。三星、SK海力士和美光三家主要存儲器制造商都加大了這方面的投入,以加快研發的進度。從去年下半年起,就不斷傳出有關下一代HBM4的消息。

    JEDEC固態存儲協會已發出公告,宣布即將完成HBM4標準的制定工作。新設計被認為是HBM3標準的進化,旨在進一步提高數據處理速率,同時保持基本功能,比如更高的帶寬、更低的功耗、增加每個芯片以及堆棧的容量。

    JEDEC表示,HBM4的進步對于需要高效處理大型數據集和復雜計算的應用程序來說至關重要,覆蓋范圍包括生成式AI、高性能計算、高端顯卡和服務器。與HBM3相比,HBM4將使每個堆棧的通道數增加一倍,并且占用了更大的物理空間。早在去年就有報道稱,HBM4堆棧將采用2048位接口,而以往每個HBM堆棧采用的都是1024位接口,位寬翻倍是2015年HBM內存技術推出后的最大變化。

    此外,為了確保支持設備的兼容性,在新標準里,單個控制器可以同時使用HBM3和HBM4,不同的配置需要不同的中介器來適配。HBM4將指定24Gb和32Gb層,并提供4-high、8-high、12-high和16-high的TSV堆棧,目前JEDEC已就最高6.4 Gbps的速率達成協議,并討論更高的頻率。

    有消息稱,JEDEC為了降低三星、SK海力士和美光的制造難度,可能會放寬HBM4在高度方面的要求,也就是最高的720微米的限制,12層及16層堆疊的HBM4高度將放寬至775微米。這意味著利用現有的鍵合技術就能實現16層堆疊,而無需轉向新的混合鍵合技術。
    本文地址:http://www.portaltwn.com/thread-864268-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • Dev Tool Bits——使用MPLAB® Discover瀏覽資源
    • Dev Tool Bits——使用條件軟件斷點宏來節省時間和空間
    • Dev Tool Bits——使用DVRT協議查看項目中的數據
    • Dev Tool Bits——使用MPLAB® Data Visualizer進行功率監視
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷