<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    Achronix推出Speedcore Custom Blocks定制單元塊,為數據加速系統再添動力

    發布時間:2017-10-18 14:51    發布者:eechina
    關鍵詞: eFPGA , Speedcore , Achronix , 嵌入式FPGA
    Achronix為其eFPGA IP解決方案推出Speedcore custom blocks定制單元塊。Achronix Speedcore eFGPA嵌入式FPGA可加速數據密集的人工智能(AI)/機器學習、5G移動通信、汽車先進駕駛員輔助系統(ADAS)、數據中心和網絡應用; Speedcore custom blocks定制單元塊可以大幅度地提升性能、功耗和面積效率,并支持以前在FPGA獨立芯片上無法實現的功能。利用Speedcore custom blocks定制單元塊,客戶可以獲得ASIC級的效率并同時保持FPGA的靈活性,從而帶來了一種可以將功耗和面積降至最低、同時將數據流通量最大化的高效實現方式。

    隨著新一波智能數據密集型應用的興起,基于傳統的CPU架構已經無法滿足這些新應用中計算需求的指數級增長,推動了對全新的、異構的、帶有可編程硬件加速器的計算架構的需求。Speedcore eFPGA提供了性能最高而成本最低的硬件加速,而現在借助Speedcore custom blocks定制單元模塊,過去在獨立FPGA運算結構中運行緩慢且消耗大量資源的功能,都可以面向最高性能和最小片芯面積這些目標進行優化。從以下案例可以了解詳情:

    •        通過為矩陣乘法運算優化數字信號處理器(DSP)和存儲單元塊,基于卷積神經網絡(CNN)的YOLO目標識別算法的芯片面積被縮減了超過40%。
    •        如果用Speedcore custom blocks定制單元塊來實現,需要并行比較器陣列的大型字符串搜索功能的片芯面積可以縮減超過90%。
    •        桶形移位器(Barrel shifter)和二進制位處理結構也可以在Speedcore custom blocks定制單元塊中完全實現,從而在同樣的面積中實現更大的、更精妙的應用,提升了可獲得的頻率。
    •        一個運行在800MHz的400Gbps包處理數據通道的核心功能也可以用Speedcore custom blocks定制單元塊來實現,其可編程邏輯管理分析和控制功能。今天的FPGA獨立芯片不能為包處理應用提供這么高的數據吞吐量。

    “業界領袖對Speedcore custom blocks定制單元塊及其可發揮的潛力倍感興奮,”Achronix Semiconductor市場營銷副總裁Steve Mensor表示!澳壳芭c我們合作的公司都在打造下一代異構計算平臺和高帶寬通信系統,他們正在構建高性能的硬件加速器,可以隨著其計算算法的演進而不斷調整,F在,Achronix eFPGA IP產品在添加了Speedcore custom blocks定制單元塊以后,就使其在擁有可編程性的同時還能夠擁有ASIC級的性能以及高片芯面積效率!

    Speedcore Custom Blocks定制單元塊的定義過程

    Speedcore custom blocks定制單元塊由Achronix與其客戶共同定義,這需要一個詳細的加速工作負載架構分析,作為性能和/或面積瓶頸的重復性功能被評估為潛在目標,有可能被硬化而進入Speedcore custom blocks定制單元塊。隨后,Achronix將為客戶提供一個用于基準測試和評估的新版ACE設計工具,它包含了帶有定制單元塊的、新的Speedcore eFPGA。根據需求,該過程可以被多次迭代,為客戶的系統創建優化的解決方案。

    ACE設計工具提供的支持

    Achronix的ACE設計工具全面支持Speedcore custom blocks定制單元塊,可以與存儲器和DSP單元塊相同的方式,提供從設計捕獲到比特流生產和系統調試等功能。Achronix為每個Speedcore custom blocks定制單元塊創建了一種獨有圖形化用戶接口(GUI),它可以管理所有的配置規則。ACE擁有Speedcore custom blocks定制單元塊所有配置的完整的時序細節,支持ACE去完成各種設計基于時序的布局和布線?蛻艨梢杂脧姶蟮陌鎴D規劃器來優化設計,并為所有的單元實例去制定局域或者定點的任務安排。ACE還包括一個關鍵路徑分析工具,它可以支持客戶去分析時序?蛻暨可以使用ACE強大的Snapshot嵌入式邏輯分析儀,去創建復雜的觸發器并展示Speedcore內的實時信號。

    關于Speedcore嵌入式FPGA(eFPGA)

    Speedcore嵌入式FPGA(eFPGA)IP產品可以被嵌入到一款ASIC或者SoC之中,客戶通過細化其所需的邏輯功能、RAM存儲器和DSP資源,然后Achronix將配置Speedcore IP以滿足其個性化的需求。Speedcore查找表(LUT)、RAM單元、DSP64單元和定制單元塊能夠以靈活的縱列方式組合在一起,為客戶的應用創建最優化的可編程功能。
    本文地址:http://www.portaltwn.com/thread-517930-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷