<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    消息稱三星背面供電芯片測試結果良好,有望提前導入

    發布時間:2024-2-28 16:26    發布者:eechina
    關鍵詞: 三星 , 背面供電
    來源:IT之家

    據韓媒 Chosunbiz 報道,三星電子近日在背面供電網絡(BSPDN)芯片測試中獲得了好于預期的成果,有望提前導入未來制程節點。

    傳統芯片采用自下而上的制造方式,先制造晶體管再建立用于互連和供電的線路層。但隨著制程工藝的收縮,傳統供電模式的線路層越來越混亂,對設計與制造形成干擾。

    BSPDN 技術將芯片供電網絡轉移至晶圓背面,可簡化供電路徑,解決互連瓶頸,減少供電對信號的干擾,最終可降低平臺整體電壓與功耗。對于三星而言,還特別有助于移動端 SoC 的小型化。


    ▲ BSPDN 背面供電網絡示意圖。圖源 imec

    參考韓媒報道,三星電子在測試晶圓上對兩種不同的 ARM 內核設計進行了測試,在芯片面積上分別減小了 10% 和 19%,同時還獲得了不超過 10% 的性能、頻率效率提升。

    Chosunbiz 稱,三星此前考慮在 2027 年左右的 1.7nm(IT之家注:此處存疑,以往報道中為 1.4nm)工藝中實現背面供電技術的商業化,但由于目前超額完成了開發目標,預計將修改路線圖,最早在明年推出的 2nm 中應用。

    三星電子的兩大競爭對手臺積電和英特爾也積極布局背面供電領域:其中英特爾將于今年的 20A 節點開始推出其 BSPDN 實現 PowerVia;而根據科技博客 More Than Moore 消息,臺積電預計將在 2025 年推出標準 N2 節點后 6 個月左右發布對應的背面供電版本。

    本文地址:http://www.portaltwn.com/thread-851890-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷