<var id="fnfpo"><source id="fnfpo"></source></var>
<rp id="fnfpo"></rp>

<em id="fnfpo"><object id="fnfpo"><input id="fnfpo"></input></object></em>
<em id="fnfpo"><acronym id="fnfpo"></acronym></em>
  • <th id="fnfpo"><track id="fnfpo"></track></th>
  • <progress id="fnfpo"><track id="fnfpo"></track></progress>
  • <tbody id="fnfpo"><pre id="fnfpo"></pre></tbody>

  • x
    x

    消息稱三星電子正研發“3.3D”先進封裝技術,目標 2026 年二季度量產

    發布時間:2024-7-3 09:33    發布者:eechina
    關鍵詞: 三星 , 3.3D , 先進封裝
    來源:IT之家

    韓媒 ETNews 近日報道稱,三星電子 AVP 先進封裝部門正在開發面向 AI 半導體芯片的新型“3.3D”先進封裝技術,目標 2026 年二季度實現量產。

    韓媒給出的概念圖顯示,這一 3.3D 封裝技術整合了三星電子多項先進異構集成技術。


    ▲ 圖源 ETNews

    概念圖中 GPU(AI 計算芯片)垂直堆疊在 LCC(IT之家注:即 SRAM 緩存)之上,兩部分鍵合為一體,這點類似于三星電子現有 X-Cube 3D IC 封裝技術。


    ▲ 三星  X-Cube 封裝技術

    而在 GPU+LCC 緩存整體與 HBM 內存的互聯中,這一 3.3D 封裝技術又與 I-CubeE 2.5 封裝技術有不少相似之處:


    ▲ 三星 I-CubeE 封裝技術

    GPU+LCC 緩存整體和 HBM 位于銅 RDL 重布線中介層上,用硅橋芯片實現裸晶之間的直接連接,而銅 RDL 重布線層又位于載板上方。

    這一設計在大部分位置采用銅 RDL 重布線層代替價格可達前者十倍的硅中介層,僅在必要部分引入硅橋。

    接近三星電子的消息源指出,該設計可在不犧牲芯片表現的前提下較完全采用硅中介層的方案降低 22% 生產成本。

    此外三星電子還將在這一 3.3D 封裝技術中引入面板級(PLP)封裝,用大型方形載板替代面積有限的圓形晶圓,進一步提升封裝生產效率。

    韓媒認為,三星電子目標打造在價格和生產效率上均有顯著優勢的新一代 3.3D 封裝技術,在目前由臺積電主導的先進封裝代工市場啃下更多無廠設計企業的訂單。
    本文地址:http://www.portaltwn.com/thread-863111-1-1.html     【打印本頁】

    本站部分文章為轉載或網友發布,目的在于傳遞和分享信息,并不代表本網贊同其觀點和對其真實性負責;文章版權歸原作者及原出處所有,如涉及作品內容、版權和其它問題,我們將根據著作權人的要求,第一時間更正或刪除。
    您需要登錄后才可以發表評論 登錄 | 立即注冊

    廠商推薦

    • Microchip視頻專區
    • EtherCAT®和Microchip LAN925x從站控制器介紹培訓教程
    • MPLAB®模擬設計器——在線電源解決方案,加速設計
    • 讓您的模擬設計靈感,化為觸手可及的現實
    • 深度體驗Microchip自動輔助駕駛應用方案——2025巡展開啟報名!
    • 貿澤電子(Mouser)專區
    關于我們  -  服務條款  -  使用指南  -  站點地圖  -  友情鏈接  -  聯系我們
    電子工程網 © 版權所有   京ICP備16069177號 | 京公網安備11010502021702
    快速回復 返回頂部 返回列表
    精品一区二区三区自拍图片区_国产成人亚洲精品_亚洲Va欧美va国产综合888_久久亚洲国产精品五月天婷